📄 pipemult_lc_02.fit.rpt
字号:
+-------------------------------------------------------------------------+
; Fitter Device Options ;
+----------------------------------------------+--------------------------+
; Option ; Setting ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Error detection CRC ; Off ;
; Reserve Data[0] pin after configuration ; As input tri-stated ;
; Reserve all unused pins ; As output driving ground ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+--------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in D:/Training/Designing_with_Quartus_II_v5_0/QII5_0/Lab1_6/pipemult_lc_02.fit.eqn.
Color Legend:
-- Green:
-- Package Resource: The HardCopy II package can be migrated from the Stratix II FPGA selected package, and the design has been fitted with the target device migration enabled.
-- Other Device Resources: The resource quantity is within the acceptable range in the HardCopy II device and package, and will likely migrate from the Stratix II FPGA selected package.
-- Orange:
-- Package Resource: The HardCopy II package can be migrated from the Stratix II FPGA selected package; however, the design has not been fitted with the target device migration enabled.
-- Other Device Resources: The resource quantity is within the acceptable range in the HardCopy II device and package; however, the resource is constrained so much that the design may not migrate.
-- Red:
-- Package Resource: The HardCopy II package cannot be migrated from the Stratix II FPGA selected package.
-- Other Device Resources: The design did not migrate because the resource quantity exceeds the acceptable range in the HardCopy II device and package, or, for other reasons detailed in the footnotes.
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; HardCopy II Device Resource Guide ;
+------------------------------------+----------------------+--------------+--------------+--------------+--------------+---------------+---------------+---------------+
; Resource ; Stratix II EP2S15 ; HC210W* ; HC210 ; HC220 ; HC220 ; HC230 ; HC240 ; HC240 ;
+------------------------------------+----------------------+--------------+--------------+--------------+--------------+---------------+---------------+---------------+
; Migration Compatibility ; ; ; None ; None ; None ; None ; None ; None ;
; Primary Migration Constraint ; ; ; Package ; Package ; Package ; Package ; Package ; Package ;
; Package** ; FBGA - 484 ; FBGA - 484 ; FBGA - 484 ; FBGA - 672 ; FBGA - 780 ; FBGA - 1020 ; FBGA - 1020 ; FBGA - 1508 ;
; Logic ; -- ; ; 1% ; 1% ; 1% ; 1% ; 1% ; 1% ;
; -- Logic cells ; 76 ALUTs ; ; -- ; -- ; -- ; -- ; -- ; -- ;
; -- DSP elements ; 0 ; ; -- ; -- ; -- ; -- ; -- ; -- ;
; Pins ; ; ; ; ; ; ; ; ;
; -- Total ; 44 ; ; 44 / 335 ; 44 / 493 ; 44 / 495 ; 44 / 699 ; 44 / 743 ; 44 / 952 ;
; -- Differential Input ; 0 ; ; 0 / 70 ; 0 / 90 ; 0 / 90 ; 0 / 128 ; 0 / 224 ; 0 / 272 ;
; -- Differential Output ; 0 ; ; 0 / 50 ; 0 / 70 ; 0 / 70 ; 0 / 112 ; 0 / 200 ; 0 / 256 ;
; -- PCI / PCI-X ; 0 ; ; 0 / 167 ; 0 / 245 ; 0 / 247 ; 0 / 359 ; 0 / 367 ; 0 / 472 ;
; -- DQ ; 0 ; ; 0 / 18 ; 0 / 44 ; 0 / 44 ; 0 / 178 ; 0 / 178 ; 0 / 178 ;
; -- DQS ; 0 ; ; 0 / 8 ; 0 / 18 ; 0 / 18 ; 0 / 72 ; 0 / 72 ; 0 / 72 ;
; Memory ; ; ; ; ; ; ; ; ;
; -- M-RAM ; 0 ; ; 0 / 0 ; 0 / 2 ; 0 / 2 ; 0 / 6 ; 0 / 9 ; 0 / 9 ;
; -- M4K blocks & M512 blocks*** ; 1 ; ; 1 / 190 ; 1 / 408 ; 1 / 408 ; 1 / 614 ; 1 / 816 ; 1 / 816 ;
; PLLs ; ; ; ; ; ; ; ; ;
; -- Enhanced ; 0 ; ; 0 / 2 ; 0 / 2 ; 0 / 2 ; 0 / 4 ; 0 / 4 ; 0 / 4 ;
; -- Fast ; 0 ; ; 0 / 2 ; 0 / 2 ; 0 / 2 ; 0 / 4 ; 0 / 8 ; 0 / 8 ;
; DLLs ; 0 ; ; 0 / 1 ; 0 / 1 ; 0 / 1 ; 0 / 2 ; 0 / 2 ; 0 / 2 ;
; SERDES ; ; ; ; ; ; ; ; ;
; -- RX ; 0 ; ; 0 / 21 ; 0 / 31 ; 0 / 31 ; 0 / 46 ; 0 / 92 ; 0 / 116 ;
; -- TX ; 0 ; ; 0 / 19 ; 0 / 29 ; 0 / 29 ; 0 / 44 ; 0 / 88 ; 0 / 116 ;
; Configuration ; ; ; ; ; ; ; ; ;
; -- CRC ; 0 ; ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ;
; -- ASMI ; 0 ; ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ;
; -- Remote Update ; 0 ; ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ; 0 / 0 ;
; -- JTAG ; 0 ; ; 0 / 1 ; 0 / 1 ; 0 / 1 ; 0 / 1 ; 0 / 1 ; 0 / 1 ;
+------------------------------------+----------------------+--------------+--------------+--------------+--------------+---------------+---------------+---------------+
* Device is preliminary. Overall performance is expected to be degraded.
** The selected Stratix II FPGA device cannot migrate to any HardCopy II device, regardless of the design. Try this design with a different Stratix II FPGA device.
*** Design contains one or more M512 blocks, which cannot be migrated to HardCopy II devices.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in D:/Training/Designing_with_Quartus_II_v5_0/QII5_0/Lab1_6/pipemult_lc_02.pin.
+--------------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+------------------------------------------------+-------------------------+
; Resource ; Usage ;
+------------------------------------------------+-------------------------+
; Total ALUTs ; 76 / 12,480 ( < 1 % ) ;
; -- ALUTs Used ; 76 ;
; -- Combinational with no register ; 39 ;
; -- Register only ; 7 ;
; -- Combinational with a register ; 30 ;
; -- ALUTs Unavailable ; 0 ;
; -- Due to unpartnered 7 input function ; 0 ;
; -- Due to unpartnered 6 input function ; 0 ;
; ; ;
; ALUT usage by number of inputs ; ;
; -- 7 input functions ; 0 ;
; -- 6 input functions ; 0 ;
; -- 5 input functions ; 0 ;
; -- 4 input functions ; 28 ;
; -- <=3 input functions ; 41 ;
; -- Register only ; 7 ;
; -- Combinational cells for routing ; 7 ;
; ; ;
; ALUTs without a partner ; 12 ;
; -- unpartnered 7 input functions ; 0 / 0 ( 0 % ) ;
; -- unpartnered 6 input functions ; 0 / 0 ( 0 % ) ;
; -- unpartnered 5 input functions ; 0 / 0 ( 0 % ) ;
; -- unpartnered 4 input functions ; 0 / 28 ( 0 % ) ;
; -- unpartnered <=3 input functions ; 5 / 41 ( 12 % ) ;
; -- Unpartnered registers only ; 7 / 37 ( 18 % ) ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -