⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 cpld7256.fit.rpt

📁 CPLD7256的例子程序
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 81       ; 98         ; --       ; va[13]         ; input  ; LVTTL        ;         ; Y               ;
; 82       ; 99         ; --       ; va[14]         ; input  ; LVTTL        ;         ; Y               ;
; 83       ; 100        ; --       ; va[15]         ; input  ; LVTTL        ;         ; Y               ;
; 84       ; 101        ; --       ; va[16]         ; input  ; LVTTL        ;         ; Y               ;
; 85       ; 102        ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 86       ; 103        ; --       ; va[17]         ; input  ; LVTTL        ;         ; Y               ;
; 87       ; 104        ; --       ; va[18]         ; input  ; LVTTL        ;         ; Y               ;
; 88       ; 105        ; --       ; va[19]         ; input  ; LVTTL        ;         ; Y               ;
; 89       ; 106        ; --       ; +TCK           ; input  ; LVTTL        ;         ; N               ;
; 90       ; 107        ; --       ; va[20]         ; input  ; LVTTL        ;         ; Y               ;
; 91       ; 108        ; --       ; va[21]         ; input  ; LVTTL        ;         ; Y               ;
; 92       ; 109        ; --       ; va[22]         ; input  ; LVTTL        ;         ; Y               ;
; 93       ; 110        ; --       ; va[23]         ; input  ; LVTTL        ;         ; Y               ;
; 94       ; 111        ; --       ; GND*           ;        ;              ;         ;                 ;
; 95       ; 112        ; --       ; VCCIO          ; power  ;              ; 3.3V    ;                 ;
; 96       ; 113        ; --       ; GND*           ;        ;              ;         ;                 ;
; 97       ; 114        ; --       ; as             ; input  ; LVTTL        ;         ; Y               ;
; 98       ; 115        ; --       ; dtack          ; output ; LVTTL        ;         ; Y               ;
; 99       ; 116        ; --       ; w_r            ; input  ; LVTTL        ;         ; Y               ;
; 100      ; 117        ; --       ; lword          ; input  ; LVTTL        ;         ; Y               ;
; 101      ; 118        ; --       ; ds0            ; input  ; LVTTL        ;         ; Y               ;
; 102      ; 119        ; --       ; sysrst         ; input  ; LVTTL        ;         ; Y               ;
; 103      ; 120        ; --       ; ds1            ; input  ; LVTTL        ;         ; Y               ;
; 104      ; 121        ; --       ; *TDO           ; output ; LVTTL        ;         ; N               ;
; 105      ; 122        ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 106      ; 123        ; --       ; d[15]          ; bidir  ; LVTTL        ;         ; Y               ;
; 107      ; 124        ; --       ; d[14]          ; bidir  ; LVTTL        ;         ; Y               ;
; 108      ; 125        ; --       ; d[13]          ; bidir  ; LVTTL        ;         ; Y               ;
; 109      ; 126        ; --       ; d[12]          ; bidir  ; LVTTL        ;         ; Y               ;
; 110      ; 127        ; --       ; d[11]          ; bidir  ; LVTTL        ;         ; Y               ;
; 111      ; 128        ; --       ; d[10]          ; bidir  ; LVTTL        ;         ; Y               ;
; 112      ; 129        ; --       ; d[9]           ; bidir  ; LVTTL        ;         ; Y               ;
; 113      ; 130        ; --       ; d[8]           ; bidir  ; LVTTL        ;         ; Y               ;
; 114      ; 131        ; --       ; d[7]           ; bidir  ; LVTTL        ;         ; Y               ;
; 115      ; 132        ; --       ; VCCIO          ; power  ;              ; 3.3V    ;                 ;
; 116      ; 133        ; --       ; d[6]           ; bidir  ; LVTTL        ;         ; Y               ;
; 117      ; 134        ; --       ; d[5]           ; bidir  ; LVTTL        ;         ; Y               ;
; 118      ; 135        ; --       ; d[4]           ; bidir  ; LVTTL        ;         ; Y               ;
; 119      ; 136        ; --       ; d[3]           ; bidir  ; LVTTL        ;         ; Y               ;
; 120      ; 137        ; --       ; d[2]           ; bidir  ; LVTTL        ;         ; Y               ;
; 121      ; 138        ; --       ; d[1]           ; bidir  ; LVTTL        ;         ; Y               ;
; 122      ; 139        ; --       ; d[0]           ; bidir  ; LVTTL        ;         ; Y               ;
; 123      ; 140        ; --       ; VCCINT         ; power  ;              ; 3.3V    ;                 ;
; 124      ; 141        ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 125      ; 142        ; --       ; GND+           ;        ;              ;         ;                 ;
; 126      ; 143        ; --       ; GND+           ;        ;              ;         ;                 ;
; 127      ; 0          ; --       ; GND+           ;        ;              ;         ;                 ;
; 128      ; 1          ; --       ; GND+           ;        ;              ;         ;                 ;
; 129      ; 2          ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 130      ; 3          ; --       ; VCCINT         ; power  ;              ; 3.3V    ;                 ;
; 131      ; 4          ; --       ; rd             ; output ; LVTTL        ;         ; Y               ;
; 132      ; 5          ; --       ; rden           ; output ; LVTTL        ;         ; Y               ;
; 133      ; 6          ; --       ; wr             ; output ; LVTTL        ;         ; Y               ;
; 134      ; 7          ; --       ; wren           ; output ; LVTTL        ;         ; Y               ;
; 135      ; 8          ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 136      ; 9          ; --       ; byte           ; output ; LVTTL        ;         ; Y               ;
; 137      ; 10         ; --       ; GND*           ;        ;              ;         ;                 ;
; 138      ; 11         ; --       ; my             ; output ; LVTTL        ;         ; Y               ;
; 139      ; 12         ; --       ; input[0]       ; input  ; LVTTL        ;         ; Y               ;
; 140      ; 13         ; --       ; input[1]       ; input  ; LVTTL        ;         ; Y               ;
; 141      ; 14         ; --       ; input[2]       ; input  ; LVTTL        ;         ; Y               ;
; 142      ; 15         ; --       ; input[3]       ; input  ; LVTTL        ;         ; Y               ;
; 143      ; 16         ; --       ; input[4]       ; input  ; LVTTL        ;         ; Y               ;
; 144      ; 17         ; --       ; VCCIO          ; power  ;              ; 3.3V    ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+


+-----------------------------------------------+
; Output Pin Load For Reported TCO              ;
+--------------+-------+------------------------+
; I/O Standard ; Load  ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL        ; 10 pF ; Not Available          ;
; LVCMOS       ; 10 pF ; Not Available          ;
; 3.3-V PCI    ; 10 pF ; 25 Ohm                 ;
; 2.5 V        ; 10 pF ; Not Available          ;
+--------------+-------+------------------------+


+------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                  ;
+---------------------------------------+------------+------+------------------------------------------------------------+
; Compilation Hierarchy Node            ; Macrocells ; Pins ; Full Hierarchy Name                                        ;
+---------------------------------------+------------+------+------------------------------------------------------------+
; |cpld7256                             ; 48         ; 112  ; |cpld7256                                                  ;
;    |latch16:out1_latch|               ; 16         ; 0    ; |cpld7256|latch16:out1_latch                               ;
;       |lpm_latch:lpm_latch_component| ; 16         ; 0    ; |cpld7256|latch16:out1_latch|lpm_latch:lpm_latch_component ;
;    |latch8:out2_latch|                ; 8          ; 0    ; |cpld7256|latch8:out2_latch                                ;
;       |lpm_latch:lpm_latch_component| ; 8          ; 0    ; |cpld7256|latch8:out2_latch|lpm_latch:lpm_latch_component  ;
+---------------------------------------+------------+------+------------------------------------------------------------+


+----------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals                                            ;
+------------------------------------------------------------------+---------+
; Name                                                             ; Fan-Out ;
+------------------------------------------------------------------+---------+
; va[2]                                                            ; 48      ;
; w_r                                                              ; 46      ;
; va[1]                                                            ; 45      ;
; as                                                               ; 34      ;
; va[16]                                                           ; 34      ;
; va[17]                                                           ; 34      ;
; va[18]                                                           ; 34      ;
; byte~9                                                           ; 20      ;
; d[15]~1002                                                       ; 16      ;
; comb~333                                                         ; 8       ;
; comb~332                                                         ; 7       ;
; comb~268sexp                                                     ; 7       ;
; wr$latch~12                                                      ; 3       ;
; rd$latch~12                                                      ; 3       ;
; d[0]~15                                                          ; 2       ;
; d[1]~14                                                          ; 2       ;
; d[2]~13                                                          ; 2       ;
; d[3]~12                                                          ; 2       ;
; d[4]~11                                                          ; 2       ;
; d[5]~10                                                          ; 2       ;
; d[6]~9                                                           ; 2       ;
; d[7]~8                                                           ; 2       ;
; latch16:out1_latch|lpm_latch:lpm_latch_component|latches[0]~190  ; 2       ;
; latch16:out1_latch|lpm_latch:lpm_latch_component|latches[1]~186  ; 2       ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -