⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 bsim4def.h

📁 ngspice又一个电子CAD仿真软件代码.功能更全
💻 H
📖 第 1 页 / 共 5 页
字号:
    double BSIM4lvth0;    double BSIM4lua;    double BSIM4lua1;    double BSIM4lub;    double BSIM4lub1;    double BSIM4luc;    double BSIM4luc1;    double BSIM4lu0;    double BSIM4leu;    double BSIM4lute;    double BSIM4lvoff;    double BSIM4lminv;    double BSIM4ldelta;    double BSIM4lrdsw;           double BSIM4lrsw;    double BSIM4lrdw;    double BSIM4lprwg;    double BSIM4lprwb;    double BSIM4lprt;           double BSIM4leta0;             double BSIM4letab;             double BSIM4lpclm;          double BSIM4lpdibl1;          double BSIM4lpdibl2;          double BSIM4lpdiblb;    double BSIM4lfprout;    double BSIM4lpdits;    double BSIM4lpditsd;    double BSIM4lpscbe1;           double BSIM4lpscbe2;           double BSIM4lpvag;           double BSIM4lwr;    double BSIM4ldwg;    double BSIM4ldwb;    double BSIM4lb0;    double BSIM4lb1;    double BSIM4lalpha0;    double BSIM4lalpha1;    double BSIM4lbeta0;    double BSIM4lvfb;    double BSIM4lagidl;    double BSIM4lbgidl;    double BSIM4lcgidl;    double BSIM4legidl;    double BSIM4laigc;    double BSIM4lbigc;    double BSIM4lcigc;    double BSIM4laigsd;    double BSIM4lbigsd;    double BSIM4lcigsd;    double BSIM4laigbacc;    double BSIM4lbigbacc;    double BSIM4lcigbacc;    double BSIM4laigbinv;    double BSIM4lbigbinv;    double BSIM4lcigbinv;    double BSIM4lnigc;    double BSIM4lnigbacc;    double BSIM4lnigbinv;    double BSIM4lntox;    double BSIM4leigbinv;    double BSIM4lpigcd;    double BSIM4lpoxedge;    double BSIM4lxrcrg1;    double BSIM4lxrcrg2;    double BSIM4llambda;    double BSIM4lvtl;     double BSIM4lxn;     double BSIM4lvfbsdoff;     /* CV model */    double BSIM4lcgsl;    double BSIM4lcgdl;    double BSIM4lckappas;    double BSIM4lckappad;    double BSIM4lcf;    double BSIM4lclc;    double BSIM4lcle;    double BSIM4lvfbcv;    double BSIM4lnoff;    double BSIM4lvoffcv;    double BSIM4lacde;    double BSIM4lmoin;    /* Width Dependence */    double BSIM4wcdsc;               double BSIM4wcdscb;     double BSIM4wcdscd;              double BSIM4wcit;               double BSIM4wnfactor;          double BSIM4wxj;    double BSIM4wvsat;             double BSIM4wat;             double BSIM4wa0;       double BSIM4wags;          double BSIM4wa1;             double BSIM4wa2;             double BSIM4wketa;         double BSIM4wnsub;    double BSIM4wndep;            double BSIM4wnsd;    double BSIM4wphin;    double BSIM4wngate;            double BSIM4wgamma1;          double BSIM4wgamma2;         double BSIM4wvbx;          double BSIM4wvbm;           double BSIM4wxt;           double BSIM4wk1;    double BSIM4wkt1;    double BSIM4wkt1l;    double BSIM4wkt2;    double BSIM4wk2;    double BSIM4wk3;    double BSIM4wk3b;    double BSIM4ww0;    double BSIM4wdvtp0;    double BSIM4wdvtp1;    double BSIM4wlpe0;    double BSIM4wlpeb;    double BSIM4wdvt0;          double BSIM4wdvt1;          double BSIM4wdvt2;          double BSIM4wdvt0w;          double BSIM4wdvt1w;          double BSIM4wdvt2w;          double BSIM4wdrout;          double BSIM4wdsub;          double BSIM4wvth0;    double BSIM4wua;    double BSIM4wua1;    double BSIM4wub;    double BSIM4wub1;    double BSIM4wuc;    double BSIM4wuc1;    double BSIM4wu0;    double BSIM4weu;    double BSIM4wute;    double BSIM4wvoff;    double BSIM4wminv;    double BSIM4wdelta;    double BSIM4wrdsw;           double BSIM4wrsw;    double BSIM4wrdw;    double BSIM4wprwg;    double BSIM4wprwb;    double BSIM4wprt;           double BSIM4weta0;             double BSIM4wetab;             double BSIM4wpclm;          double BSIM4wpdibl1;          double BSIM4wpdibl2;          double BSIM4wpdiblb;    double BSIM4wfprout;    double BSIM4wpdits;    double BSIM4wpditsd;    double BSIM4wpscbe1;           double BSIM4wpscbe2;           double BSIM4wpvag;           double BSIM4wwr;    double BSIM4wdwg;    double BSIM4wdwb;    double BSIM4wb0;    double BSIM4wb1;    double BSIM4walpha0;    double BSIM4walpha1;    double BSIM4wbeta0;    double BSIM4wvfb;    double BSIM4wagidl;    double BSIM4wbgidl;    double BSIM4wcgidl;    double BSIM4wegidl;    double BSIM4waigc;    double BSIM4wbigc;    double BSIM4wcigc;    double BSIM4waigsd;    double BSIM4wbigsd;    double BSIM4wcigsd;    double BSIM4waigbacc;    double BSIM4wbigbacc;    double BSIM4wcigbacc;    double BSIM4waigbinv;    double BSIM4wbigbinv;    double BSIM4wcigbinv;    double BSIM4wnigc;    double BSIM4wnigbacc;    double BSIM4wnigbinv;    double BSIM4wntox;    double BSIM4weigbinv;    double BSIM4wpigcd;    double BSIM4wpoxedge;    double BSIM4wxrcrg1;    double BSIM4wxrcrg2;    double BSIM4wlambda;    double BSIM4wvtl;     double BSIM4wxn;     double BSIM4wvfbsdoff;      /* CV model */    double BSIM4wcgsl;    double BSIM4wcgdl;    double BSIM4wckappas;    double BSIM4wckappad;    double BSIM4wcf;    double BSIM4wclc;    double BSIM4wcle;    double BSIM4wvfbcv;    double BSIM4wnoff;    double BSIM4wvoffcv;    double BSIM4wacde;    double BSIM4wmoin;    /* Cross-term Dependence */    double BSIM4pcdsc;               double BSIM4pcdscb;     double BSIM4pcdscd;              double BSIM4pcit;               double BSIM4pnfactor;          double BSIM4pxj;    double BSIM4pvsat;             double BSIM4pat;             double BSIM4pa0;       double BSIM4pags;          double BSIM4pa1;             double BSIM4pa2;             double BSIM4pketa;         double BSIM4pnsub;    double BSIM4pndep;            double BSIM4pnsd;    double BSIM4pphin;    double BSIM4pngate;            double BSIM4pgamma1;          double BSIM4pgamma2;         double BSIM4pvbx;          double BSIM4pvbm;           double BSIM4pxt;           double BSIM4pk1;    double BSIM4pkt1;    double BSIM4pkt1l;    double BSIM4pkt2;    double BSIM4pk2;    double BSIM4pk3;    double BSIM4pk3b;    double BSIM4pw0;    double BSIM4pdvtp0;    double BSIM4pdvtp1;    double BSIM4plpe0;    double BSIM4plpeb;    double BSIM4pdvt0;          double BSIM4pdvt1;          double BSIM4pdvt2;          double BSIM4pdvt0w;          double BSIM4pdvt1w;          double BSIM4pdvt2w;          double BSIM4pdrout;          double BSIM4pdsub;          double BSIM4pvth0;    double BSIM4pua;    double BSIM4pua1;    double BSIM4pub;    double BSIM4pub1;    double BSIM4puc;    double BSIM4puc1;    double BSIM4pu0;    double BSIM4peu;    double BSIM4pute;    double BSIM4pvoff;    double BSIM4pminv;    double BSIM4pdelta;    double BSIM4prdsw;    double BSIM4prsw;    double BSIM4prdw;    double BSIM4pprwg;    double BSIM4pprwb;    double BSIM4pprt;           double BSIM4peta0;             double BSIM4petab;             double BSIM4ppclm;          double BSIM4ppdibl1;          double BSIM4ppdibl2;          double BSIM4ppdiblb;    double BSIM4pfprout;    double BSIM4ppdits;    double BSIM4ppditsd;    double BSIM4ppscbe1;           double BSIM4ppscbe2;           double BSIM4ppvag;           double BSIM4pwr;    double BSIM4pdwg;    double BSIM4pdwb;    double BSIM4pb0;    double BSIM4pb1;    double BSIM4palpha0;    double BSIM4palpha1;    double BSIM4pbeta0;    double BSIM4pvfb;    double BSIM4pagidl;    double BSIM4pbgidl;    double BSIM4pcgidl;    double BSIM4pegidl;    double BSIM4paigc;    double BSIM4pbigc;    double BSIM4pcigc;    double BSIM4paigsd;    double BSIM4pbigsd;    double BSIM4pcigsd;    double BSIM4paigbacc;    double BSIM4pbigbacc;    double BSIM4pcigbacc;    double BSIM4paigbinv;    double BSIM4pbigbinv;    double BSIM4pcigbinv;    double BSIM4pnigc;    double BSIM4pnigbacc;    double BSIM4pnigbinv;    double BSIM4pntox;    double BSIM4peigbinv;    double BSIM4ppigcd;    double BSIM4ppoxedge;    double BSIM4pxrcrg1;    double BSIM4pxrcrg2;    double BSIM4plambda;    double BSIM4pvtl;    double BSIM4pxn;     double BSIM4pvfbsdoff;      /* CV model */    double BSIM4pcgsl;    double BSIM4pcgdl;    double BSIM4pckappas;    double BSIM4pckappad;    double BSIM4pcf;    double BSIM4pclc;    double BSIM4pcle;    double BSIM4pvfbcv;    double BSIM4pnoff;    double BSIM4pvoffcv;    double BSIM4pacde;    double BSIM4pmoin;    double BSIM4tnom;    double BSIM4cgso;    double BSIM4cgdo;    double BSIM4cgbo;    double BSIM4xpart;    double BSIM4cFringOut;    double BSIM4cFringMax;    double BSIM4sheetResistance;    double BSIM4SjctSatCurDensity;    double BSIM4DjctSatCurDensity;    double BSIM4SjctSidewallSatCurDensity;    double BSIM4DjctSidewallSatCurDensity;    double BSIM4SjctGateSidewallSatCurDensity;    double BSIM4DjctGateSidewallSatCurDensity;    double BSIM4SbulkJctPotential;    double BSIM4DbulkJctPotential;    double BSIM4SbulkJctBotGradingCoeff;    double BSIM4DbulkJctBotGradingCoeff;    double BSIM4SbulkJctSideGradingCoeff;    double BSIM4DbulkJctSideGradingCoeff;    double BSIM4SbulkJctGateSideGradingCoeff;    double BSIM4DbulkJctGateSideGradingCoeff;    double BSIM4SsidewallJctPotential;    double BSIM4DsidewallJctPotential;    double BSIM4SGatesidewallJctPotential;    double BSIM4DGatesidewallJctPotential;    double BSIM4SunitAreaJctCap;    double BSIM4DunitAreaJctCap;    double BSIM4SunitLengthSidewallJctCap;    double BSIM4DunitLengthSidewallJctCap;    double BSIM4SunitLengthGateSidewallJctCap;    double BSIM4DunitLengthGateSidewallJctCap;    double BSIM4SjctEmissionCoeff;    double BSIM4DjctEmissionCoeff;    double BSIM4SjctTempExponent;    double BSIM4DjctTempExponent;    double BSIM4njtstemp;    double BSIM4njtsswtemp;    double BSIM4njtsswgtemp;    double BSIM4Lint;    double BSIM4Ll;    double BSIM4Llc;    double BSIM4Lln;    double BSIM4Lw;    double BSIM4Lwc;    double BSIM4Lwn;    double BSIM4Lwl;    double BSIM4Lwlc;    double BSIM4Lmin;    double BSIM4Lmax;    double BSIM4Wint;    double BSIM4Wl;    double BSIM4Wlc;    double BSIM4Wln;    double BSIM4Ww;    double BSIM4Wwc;    double BSIM4Wwn;    double BSIM4Wwl;    double BSIM4Wwlc;    double BSIM4Wmin;    double BSIM4Wmax;    /* added for stress effect */    double BSIM4saref;    double BSIM4sbref;    double BSIM4wlod;    double BSIM4ku0;    double BSIM4kvsat;    double BSIM4kvth0;    double BSIM4tku0;    double BSIM4llodku0;    double BSIM4wlodku0;    double BSIM4llodvth;    double BSIM4wlodvth;    double BSIM4lku0;    double BSIM4wku0;    double BSIM4pku0;    double BSIM4lkvth0;    double BSIM4wkvth0;    double BSIM4pkvth0;    double BSIM4stk2;    double BSIM4lodk2;    double BSIM4steta0;    double BSIM4lodeta0;/* Pre-calculated constants * move to size-dependent param */    double BSIM4vtm;       double BSIM4vtm0;       double BSIM4coxe;    double BSIM4coxp;    double BSIM4cof1;    double BSIM4cof2;    double BSIM4cof3;    double BSIM4cof4;    double BSIM4vcrit;    double BSIM4factor1;    double BSIM4PhiBS;    double BSIM4PhiBSWS;    double BSIM4PhiBSWGS;    double BSIM4SjctTempSatCurDensity;    double BSIM4SjctSidewallTempSatCurDensity;    double BSIM4SjctGateSidewallTempSatCurDensity;    double BSIM4PhiBD;    double BSIM4PhiBSWD;    double BSIM4PhiBSWGD;    double BSIM4DjctTempSatCurDensity;    double BSIM4DjctSidewallTempSatCurDensity;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -