欢迎来到虫虫下载站 | 资源下载 资源专辑 关于我们
虫虫下载站

基于FPGA的数字三相锁相环的优化设计

教程资料 308 K 148 次下载

资源详细信息

文件格式
PDF
文件大小
308 K
资源分类
上传者
发布时间
下载统计
148
所需积分
2 积分

基于FPGA的数字三相锁相环的优化设计 - 资源详细说明

数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确地锁定相位,具有良好的性能。

立即下载 基于FPGA的数字三相锁相环的优化设计

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

下载说明与使用指南

下载说明

  • 本资源需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传功能
  • 资源永久有效可用

使用说明

  • 下载后使用解压软件解压
  • 推荐使用 WinRAR 或 7-Zip
  • 如有密码请查看资源说明
  • 解压后即可正常使用

积分获取方式

  • 上传优质资源获得积分
  • 每日签到免费领取积分
  • 邀请好友注册获得奖励
  • 查看详情 →

相关技术标签

点击标签浏览更多相关教程资料资源:

相关教程资料资源推荐