虫虫首页|资源下载|资源专辑|精品软件
登录|注册

多脉冲

  • wav声音文件的通过多脉冲激励编码器

    wav声音文件的通过多脉冲激励编码器,长时预测合成新的声音文件

    标签: wav 多脉冲激励编码

    上传时间: 2014-01-31

    上传用户:离殇

  • 现在的雷达都是在多脉冲观测的基础上进行检 测的

    现在的雷达都是在多脉冲观测的基础上进行检 测的,多个脉冲积累后可以有效地提高信噪比,从 而改善雷达的检测能力。积累处理可以在包络检波 前完成,称为检波前积累或者中频积累。信号在中 频积累时要求信号间有严格的相位关系,也就是说 信号是相参的,所以也称为相参积累。此外,积累 过程可以在包络检波后完成,称为检波后积累或者 视频积累。由于信号在包络检波后失去了相位信息 而只保留了幅度信息,所以检波后积累处理就不需 要信号间有严格的相位关系,因此这种积累又称为 非相参积累。实现非相参积累的方法有很多,例如 抽头延迟线积累(FIR 积累)器和反馈积累器。

    标签: 雷达 多脉冲

    上传时间: 2014-01-20

    上传用户:kikye

  • 多脉冲时差法超声波流量计的设计与实现.

    工业生产和科学研究过程中,流量测量必不可少,由于超声波流量计可以将超声换能器火装在管道外面进行非接触测量,无需中断管道,设计和安装方便,并且满足大部分工业生产的精度要求,近年来得到了广泛应用.本设计采用了多脉冲时差法测量技术,增强了系统的抗干扰性,改善了测量效果。系统的硬件部分以MSP430F155为控制核心,选用了高精度时间数字转换器TDC-GPI和复杂可编程逻辑器件spl.S11032等芯片.充分发挥了ispL.S1032的在系统可编程性,设计了超声波退耦合脉冲定时器、抗干扰滤波器、数字单稳态触发器等电路,实现了多脉冲的时间差测量,进一步提高了硬件抗干扰性,并且完成了系统时钟同步和电平转换的任务。通过芯片内部的门电路传播时延实现系统传播时间的测量,可以达到较高的测量精度,与传统的通过高速数字计数器测时的方式相比,有很大的优势,可以在较低的频率下完成电路的设计,避免了高频电路设计中所带来的更繁杂的电磁兼容等方面的问题。软件设计是基于嵌入式实时操作系统Small RTOS 430的实现.Small RTOS 430是由IC/OS-I和Small RTOS 51经过改写和移植而来,最大限度的减少了操作系统本身的代码量和所需的内存空间,整个软件系统以任务为单位,任务的实现相互独立,简化了软件的开发过程,缩短了开发周期,增强了系统的可靠性本文设计的时差法超声波流量计,采用了TDC-GPI测量传播时间差,保证了较高的测量精度;使用ispLS1032完成了多脉冲情况下时间差的确定和超声波退耦合脉冲定时器、抗干扰滤波器等硬件抗干扰电路,改善了超声波流量计的测量效果.

    标签: 超声波流量计

    上传时间: 2022-06-21

    上传用户:得之我幸78

  • 基于硅堆的猝发高压脉冲源初步实验研究

    为了产生驱动多幅闪光照相的高重频猝发高压电脉冲,开展了基于硅堆隔离的猝发高压脉冲发生装置的可行性研究。对普通整流硅堆脉冲条件的导通电流,反向关断时间进行了实验研究;采用脉冲形成线产生矩形脉冲,利用不同长度传输线的传输时延产生多脉冲,以硅堆隔离的方式实现多脉冲在负载的输出。研究表明:硅堆在500 ns脉宽条件下,其电流过载至少736倍,关断时间约200 ns,硅堆的绝缘恢复时间决定产生脉冲的最高重复频率。

    标签: 实验 高压脉冲源

    上传时间: 2013-11-19

    上传用户:稀世之宝039

  • 雷达信号生成函数

    雷达信号生成函数,分析雷达多脉冲信号啊 雷达信号生成函数,分析雷达多脉冲信号

    标签: 雷达信号 生成函数

    上传时间: 2014-01-01

    上传用户:ma1301115706

  • 基于FPGA的多路脉冲时序控制电路设计与实现.rar

    在团簇与激光相互作用的研究中和在团簇与加速器离子束的碰撞研究中,需要对加速器束流或者激光束进行脉冲化与时序同步,同时用于测量作用产物的探测系统如飞行时间谱仪(TOF)等要求各加速电场的控制具有一定的时序匹配。在整个实验中,需要用到符合要求的多路脉冲时序信号控制器,而且要求各脉冲序列的周期、占空比、重复频率等方便可调。为此,本论文基于FPGA设计完成了一款多路脉冲时序控制电路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,设计出了一款可以同时输出8路脉冲序列、各脉冲序列之间具有可调高精度延迟、可调脉冲宽度及占空比等。论文讨论了FPGA芯片结构及开发流程,着重讨论了较高频率脉冲电路的可编程实现方法,以及如何利用VHDL语言实现硬件电路软件化设计的技巧与方法,给出了整个系统设计的原理与实现。讨论了高精密电源的PWM技术原理及实现,并由此设计了FPGA所需电源系统。给出了配置电路设计、数据通信及接口电路的实现。开发了上层控制软件来控制各路脉冲时序及属性。 该电路工作频率200MHz,输出脉冲最小宽度可达到10ns,最大宽度可达到us甚至ms量级。可以同时提供l路同步脉冲和7路脉冲,并且7路脉冲相对于同步脉冲的延迟时间可调,调节步长为5ns。

    标签: FPGA 多路 脉冲

    上传时间: 2013-06-15

    上传用户:ZJX5201314

  • 基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现

    现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波形频域数字脉冲压缩系统的硬件系统实现。在匹配滤波理论的指导下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形频域数字脉冲压缩系统。该系统可处理时宽在42μs以内、带宽在5MHz以下的线性调频信号(LFM),非线性调频信号(NLFM)和Taylor四相码信号,且技术指标完全满足实用系统的设计要求。 本文完成的主要工作和创新之处有:(1)基于双通道模数转换器AD10242设计高精度数据采集电路,为整个脉压系统的工作提供必要的条件。完成了前端模拟信号输入电路的优化和差分输入时钟的产生,以实现高精度采样。 (2)根据协议和脉压系统的工作要求,以基于FPGAEP1K100QC208完成系统控制,使整个脉压系统正确稳定地工作。同时以该FPGA生成双口RAM,实现数据暂存,以匹配采样速率和脉压系统频率。 (3)设计基于4片高性能ADSP21160M的紧耦合并行处理系统,以完成多波形频域数字脉冲压缩的全部运算工作。4片DSP共享外部总线,且各DSP以链路口互连,进行数据通信。各DSP还使用一个链路口连接到接口板DSP,将脉压结果送出。 (4)以一片ADSP21160M和一片EP1K100QC208为核心,设计输出板电路,完成数据对齐、求模和数据向下一级的输出,并产生模拟输出。 (5)调试并改进处理板和输出板。

    标签: FPGA DSP 多波形 压缩系统

    上传时间: 2013-06-11

    上传用户:qq277541717

  • 基于ARMLinux的多道脉冲幅度分析器数字系统设计

    随着电子技术的不断发展,各种智能核仪器逐步走向自动化、智能化、数字化和便携式的方向发展。针对传统的多道脉冲幅度分析器体积大,人机交互不友好,不方便现场分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脉冲幅度分析器的陆续出现填补了这一缺点。 随着电子技术的发展,以ARM为核的处理器技术的应用领域不断扩大,相比较单片机而言,它的主频高、运算速度快,可以满足多道脉冲幅度分析器的苛刻的时间上的要求。而且ARM处理器功耗小,适合于功耗要求比较苛刻的地方,这些方面的特点正好满足了便携式多道脉冲幅度分析器野外勘察的要求。同时,由于以ARM为核的处理器具有丰富的外设资源,这样就简化了外设电路及芯片的使用,降低了功耗并增强了产品的信赖性。另外,ARM芯片可以方便的移植操作系统,为多道脉冲幅度分析器多任务的管理和并行的处理,甚至硬实时功能的实现提供了前提。而且在ARM平台使用嵌入式linux操作系统使多道脉冲幅度分析器的软件易于升级。 智能化和小型化是多道脉冲幅度分析器的发展趋势。智能化要求系统的自动化程度高、操作简便、容错性好。智能化除了需要控制软件外,还需要软件命令的执行者即硬件控制电路来实现相应的控制逻辑,两者的结合才能真正的实现智能化。小型化要求系统的体积小、功耗小、便于携带;小型化除了要求采用微功耗的器件,还要求电路板的尺寸尽量的小且所用元件尽量的少,但小型化的同时必须保持系统的智能化,即不能减少智能化所要求的复杂的逻辑和时序的控制功能。为此采用高集成度的ARM芯片实现控制电路能满意地同时满足智能化和小型化的要求。在研制的多道脉冲幅度分析器中,几乎所有的控制都可以用控制芯片来实现,如阈值设定、自动稳谱以及多道数据采集,在节省了元件的数目和电路板的尺寸的同时仍能保持系统的智能化程度。 Linux内核精简而高效,可修改性强,支持多种体系结构的处理器等,使得它是一个非常适合于嵌入式开发和应用的操作系统。嵌入式Linux可以运行的硬件平台十分广泛,从x86、MIPS、POWERPC到ARM,以及其他许多硬件体系结构。目前在世界范围内,ARM体系结构的SOC逐渐占领32位嵌入式微处理器市场,ARM处理器及技术的应用几乎已经深入到各个领域,例如:工业控制,无线通讯,网络,消费类电子,成像等。 本课题采用三星公司生产的ARM(Advanced RISC Machines,先进精简指令集机器)芯片S3C2410A设计并研制了一种便携式的核数据采集系统设计方案。利用ARM芯片丰富的外设资源对传统的多道脉冲幅度分析器进行改进和简化。系统由前端探测器系统,以及由线性脉冲放大器、甄别电路、控制电路、采样保持电路组成的前置电路,中央处理器模块,显示模块,用户交互模块,存储模块,网络传输模块等多个模块组成。本设计基于ARM9芯片S3C2410,并在此平台上移植了嵌入式linux操作系统来进行任务的调度和处理等。 电路板核心板部分设计采用6层PCB板结构,这样增加了系统可靠性,提高了电磁兼容的稳定性。数据采集系统是多道脉冲幅度分析器的核心,A/D转换直接使用了S3C2410内置的ADC(Analog to Digital Converter,模数转换器),在2.5 MHz的转换时钟下最大转换速度500 KSPS(Kilo-Samples per second,千采样点每秒),满足了系统最低转换时间≤5 μs的要求,并且控制简单,简化了外部接口电路。由于SD(Secure Digital Card,安全数码卡)卡存储容量大、携带方便、成本低等优点,所以设计中采用其作为外部的数据存储设备,其驱动部分采用SD卡软件包,为开发带来了方便。本设计采用640*480的6.4寸LCD(Liquid Crystal Display,液晶显示)屏作为人机交互的显示部分,并且通过Qt/Embedded为系统提供图形用户界面的应用框架和窗口系统。其中包括了波形显示部分和用户菜单设置部分,这样方便了用户操作。系统的数据存取方面是基于SQLite嵌入式小型数据库而进行的。为了方便数据向上位机的传输,系统设计中采用XML(Extensible Markup Language,可扩展标记语言)格式来组织传输的数据,通过基于TCP/IP(Transmission Control Protocol/Internet Protocol)协议的Linux下Socket套接字编程,来进行与上位机或PC(Personal Computer,个人计算机或桌面机)等的连接和数据传输。

    标签: ARMLinux 多道 分析器 脉冲幅度

    上传时间: 2013-04-24

    上传用户:tzl1975

  • EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准

    EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时、校分、校秒, 可发挥部分:使闹钟具有可整点报时与定时闹钟的功能。

    标签: EWB 多功能 基准 数字

    上传时间: 2015-08-06

    上传用户:zhangyi99104144

  • 通用ASK信号解码接收程序 1. 接收数据位数最多为40(5*8)位. 2. 由定时器对time进行渐增,在TCC中断程序中加入"INC TIME". 3. 宽脉冲最大允许时间和最小

    通用ASK信号解码接收程序 1. 接收数据位数最多为40(5*8)位. 2. 由定时器对time进行渐增,在TCC中断程序中加入"INC TIME". 3. 宽脉冲最大允许时间和最小允许时间的计算方式: 脉冲允许时间=TCC 中断时间(us)*设定数据 4. 在接收到完整的数据后建立rx_data_ok标志. 5. 该子程序由主程序调用. 6. 数据格式:rx_data5.7为最高位,rx_data1.0为最低位. 7. 主程序在收到完整的数据后应清空接收数据缓冲区后,才能调用再次接收.

    标签: time TIME ASK TCC

    上传时间: 2015-08-08

    上传用户:wsf950131