虫虫首页|资源下载|资源专辑|精品软件
登录|注册

相敏检波

  • 基于单线圈永磁机构的相控开关控制器的设计.rar

    选相控制开关又称同步开关或相控开关,其实质就是控制开关在电压或电流的期望相位完成合闸或分闸,以主动消除开关过程所产生的涌流和过电压等电磁暂态效应,提高开关的开断能力。本论文首先分析了提高断路器可靠性的途径,介绍了相控开关的研究意义及其优点;相控开关的基本原理和分合闸操作过程,为同步开关选相控制器的设计提供了理论依据。 永磁操动机构是近几年正在发展的一种新型操动机构,它利用永久磁铁产生的磁力将真空断路器保持在分合闸位置,而无需任何传统机械脱扣锁扣装置。它机构零部件少,结构简单,使断路器动作的可靠性大大提高。二次控制回路采用电子控制模块,动作迅速并可以实现精确时间控制,采用开关电源输入范围宽,输入输出用光耦隔离,功耗低,极大地提高了可靠性,使永磁机构真空断路器成为真正意义的免维护智能化断路器。单线圈永磁机构结构简单、体积小,在中压领域得到越来越广泛的应用。相控真空开关采用三相独立操动的单线圈永磁机构,其操作电源为由大功率电力电子器件控制的储能大容量电容器,通过多次的测试结果表明单线圈永磁机构能很好地满足相控开关的要求,是相控开关的理想选择。 本文详细介绍了以Mega16为控制核心的单线圈永磁机构智能控制器,这种控制系统集保护、控制、开关量监测等功能于一体。可实现对电容电压实时显示,具有过电流速断保护、过电压和欠电压保护、闭锁以及报警等功能。 通过相关试验测试,表明本系统已经初步达到了设计所要达到的预期效果,为以后的研究以及同步控制系统的完善和优化提供了有益的经验和参考。

    标签: 单线圈 永磁机构 开关控制器

    上传时间: 2013-07-02

    上传用户:一诺88

  • 单相数字式光伏并网逆变器的研究与设计.rar

    近年来,光伏发电技术取得了长足的进步,太阳能已经成为当今能源的一个重要补充。光伏并网发电是太阳能大规模利用的必然趋势。本文以光伏并网发电系统的核心设备并网逆变器为研究对象,首先给出了单相光伏并网逆变器的详细的硬件设计过程,然后对光伏阵列的最大功能点跟踪、逆变器的特性及控制方法、并网系统的人机交互子系统等进行了深入的研究。 并网逆变器的硬件设计是整个系统的基础和难点之一。本文设计了1套额定功率为3KW的两级式光伏并网逆变器,采用F2812DSP作为系统的控制核心。文章对整个硬件的设计过程和电路原理进行了详细分析。 为提高系统效率,光伏阵列都要求工作在最大功率点处。本文在分析了各种MPPT方法的优缺点的基础上,提出了基于移相全桥电路的电导增量法,给出了整个算法在DSP中的实现过程。 并网逆变器输出级的跟踪控制技术是系统设计的关键点之一。本文详细分析了逆变器输出级的电路工作模式和数学模型,深入分析了T型输出滤波器的原理及电网电压对输出电流的影响,提出了基于前馈补偿的数字PI控制,并给出了其在DSP中的实现过程。 为完成对并网系统的监控和设置,设计了人机交互子系统,该系统是一个小型嵌入式系统,用MODBUS协议实现了子系统和控制系统的通信。本文详细分析了整个子系统的软硬件设计过程。 最后,对整个系统进行了实验验证,结果表明了系统方案的可行性,系统实现了稳定可靠运行。

    标签: 单相 光伏并网 数字式

    上传时间: 2013-05-25

    上传用户:88mao

  • 双相DC-DC电源管理芯片均流控制电路的分析与设计.rar

    电源是电子设备的重要组成部分,其性能的优劣直接影响着电子设备的稳定性和可靠性。随着电子技术的发展,电子设备的种类越来越多,其对电源的要求也更加灵活多样,因此如何很好的解决系统的电源问题已经成为了系统成败的关键因素。 本论文研究选取了BICMOS工艺,具有功耗低、集成度高、驱动能力强等优点。根据电流模式的PWM控制原理,研究设计了一款基于BICMOS工艺的双相DC-DC电源管理芯片。本电源管理芯片自动控制两路单独的转换器工作,两相结构能提供大的输出电流,但是在开关上的功耗却很低。芯片能够精确的调整CPU核心电压,对称不同通道之间的电流。本电源管理芯片单独检测每一通道上的电流,以精确的获得每个通道上的电流信息,从而更好的进行电流对称以及电路的保护。 文中对该DC-DC电源管理芯片的主要功能模块,如振荡器电路、锯齿波发生电路、比较器电路、平均电流电路、电流检测电路等进行了设计并给出了仿真验证结果。该芯片只需外接少数元件就可构成一个高性能的双相DC-DC开关电源,可广泛应用于CPU供电系统等。 通过应用Hspice软件对该变换器芯片的主要模块电路进行仿真,验证了设计方案和理论分析的可行性和正确性,同时在芯片模块电路设计的基础上,应用0.8μmBICMOS工艺设计规则完成了芯片主要模块的版图绘制,编写了DRC、LVS文件并验证了版图的正确性。所设计的基于BICMOS工艺的DC-DC电源管理芯片的均流控制电路达到了预期的要求。

    标签: DC-DC 双相

    上传时间: 2013-06-06

    上传用户:dbs012280

  • 单相非隔离型光伏并网逆变器的研究.rar

    在能源枯竭与环境污染问题日益严重的今天,新能源的开发与利用愈来愈受到重视。太阳能是当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一。其中太阳能光伏利用受到世界各国的普遍关注。而太阳能光伏并网发电是太阳能光伏利用的主要发展趋势,必将得到快速的发展。在并网型光伏发电系统中,逆变器是系统中最末一级或唯一一级能量变换装置,其效率的高低、可靠性的好坏将直接影响整个并网型系统的性能和投资。按照不同的标准光伏并网逆变器的拓扑结构分为很多种,本文主要研究单相非隔离型光伏并网逆变器。 文章首先概述了光伏并网系统的发展情况并分析了当前国际金融危机对光伏产业的影响。其次,分析了当前国际市场上主要的光伏逆变器产品的特点,概括了光伏并网系统中光伏阵列的配置。随后,本文以单相全桥拓扑为模型分析了非隔离型并网系统在采用不同的PWM调制策略下的共模电流,指出了抑制共模电流需满足的条件。对于全桥和半桥拓扑,分析了不同的滤波方式对共模电流抑制的影响。总结了能够抑制共模电流的实用电路拓扑并提出了一种能够抑制共模电流的新拓扑。对不同拓扑的损耗情况在文章中进行了比较。 对于非隔离型并网系统中的逆变器易向电网注入直流分量的问题,首先分析了直流分量产生的原因及其导致变压器产生的直流偏磁饱和现象。在此基础上,总结了抑制直流分量的方法,指出了半桥拓扑能够抑制直流分量。对于并网电流的控制,工程上通常采用比例积分控制器,而比例积分控制器在理论上无法实现无静差控制,因此,本文对能够实现无静差控制的比例谐振控制器进行了简要分析。最后,在非隔离型1.5kW实验平台上对共模电流和直流分量的抑制方法进行了验证。

    标签: 单相 光伏并网 非隔离型

    上传时间: 2013-07-30

    上传用户:科学怪人

  • 高频感应加热电源锁相控制技术的研究.rar

    本文研究了高频感应加热电源的锁相控制技术。分别建立了定角与定时控制技术的MOSFET电压型谐振逆变器仿真模型,分析比较了两者的优缺点,从而得出了定角控制技术为较优的结论;通过理论分析与实验测量MOSFET损耗的方法对最优锁相角度的选取进行了探索;最后设计了以DSP为核心的定角锁相控制电路,并运用MATLAB软件进行了仿真研究以及DSP代码自动生成,验证了方案的可行性。这种控制方法可以使逆变器工作在小感性准谐振状态,降低了MOSFET损耗,具有线路简单、响应迅速、控制灵活等优点,为工程运用打下了坚实的基础。

    标签: 高频感应 加热电源 锁相

    上传时间: 2013-05-29

    上传用户:lw4463301

  • 单相光伏并网逆变器的研究.rar

    逆变器作为光伏阵列和电网接口的主要设备,它的性能决定着整个光伏发电系统的性能。为了将光伏阵列产生的电能最大限度地馈入电网,并提高其运行的稳定度、可靠性和精确度,必须对并网逆变器的主电路拓扑选择、滤波器参数设计及其控制策略选取等进行深入研究。 论文首先分析了光伏发电的国内外发展现状和应用前景,对光伏并网发电系统的种类、结构和并网标准进行了综述。针对众多适用于光伏并网的逆变器拓扑进行了详细的比较分析,最终确定了一台单相满载功率1kW、并网电压220V的逆变器拓扑及其主电路参数,对其输出滤波器参数进行设计,并对其进行了幅频特性分析。 其次,详细分析和研究逆变器的并网控制策略,确定了在独立工作模式下的瞬时电压控制策略和在并网工作模式下的瞬时电流控制策略。根据选定的控制策略分别对其控制系统进行了建模和闭环参数设计,并利用Sabet软件进行系统仿真,验证了系统建模和设计的正确性。 接着,在分析光伏阵列特性的基础上,总结和比较了常用的几种MPPT(Maximum Power Point Tracking)控制方法,通过扰动观测法对并网逆变器输出电流的控制,实现了光伏阵列的MPPT,并给出了设计方案和实验验证。 最后,根据以上分析结果,研制了一台基于DSP控制的光伏并网逆变器的试验样机,并详述了其软硬件的设计方案,给出了相关实验结果。

    标签: 单相 光伏并网 逆变器

    上传时间: 2013-04-24

    上传用户:天天天天

  • 一种单相交流斩波变换器的研究.rar

    本文致力于可并联运行的斩控式单相交流斩波变换器的研究。交交变换技术作为电力电子技术一个重要的领域一直得到人们的关注,但大都将目光投向AC-DC-AC两级变换上面。AC/AC直接变换具有单级变换、功率密度高、拓扑紧凑简单、并联容易等优势,并且具有较强扩展性,故而在工业加热、调光电源、异步电机启动、调速等领域具有重要应用。斩控式AC/AC 电压变换是一种基于自关断半导体开关器件及脉宽调制控制方式的新型交流调压技术。 本文对全数字化的斩控式AC/AC 变换做了系统研究,工作内容主要有:对交流斩波电路的拓扑及其PWM方式做了详细的推导,着重对不同拓扑的死区效应进行了分析,并且推导了不同负载情况对电压控制的影响。重点推导了单相Buck型变换器和Buck-Boost 变换器的拓扑模型,并将单相系统的拓扑开关模式推导到三相的情况,然后分别对单相、三相的情况进行了Matlab仿真。建立了单相Buck 型拓扑的开关周期平均意义下的大信号模型和小信号模型,指导控制器的设计。建立了适合电路工作的基于占空比前馈的电压瞬时值环、电压平均值环控制策略。在理论分析和仿真验证的基础上,建立了一台基于TMS320F2808数字信号处理器的实验样机,完成样机调试,并完成各项性能指标的测试工作。

    标签: 单相交流 斩波 变换器

    上传时间: 2013-04-24

    上传用户:visit8888

  • 用一片CPLD实现数字锁相环,用VHDL或V语言.rar

    用一片CPLD实现数字锁相环,用VHDL或V语言

    标签: CPLD VHDL 数字锁相环

    上传时间: 2013-05-27

    上传用户:hewenzhi

  • 50V50A移相全桥ZVSDCDC变换器的设计.rar

    随着通讯技术和电力系统的发展,对通讯用电源和电力操作电源的性能、重量、体积、效率和可靠性都提出了更高的要求。而应用于中大功率场合的全桥变换器与软开关的结合解决了这一问题。因此,对其进行研究设计具有十分重要的意义。 首先,论文阐述PWM DC/DC变换器的软开关技术,且根据移相控制PWM全桥变换器的主电路拓扑结构,选定适合于本论文的零电压开关软开关技术的电路拓扑,并对其基本工作原理进行阐述,同时给出ZVS软开关的实现策略。 其次,对选定的主电路拓扑结构进行电路设计,给出主电路中各参量的设计及参数的计算方法,包括输入、输出整流桥及逆变桥的器件的选型,输入整流滤波电路的参数设计、高频变压器及谐振电感的参数设计以及输出整流滤波电路的参数设计。 然后,论述移相控制电路的形成,对移相控制芯片进行选择,同时对移相控制芯片UC3875进行详细的分析和设计。对主功率管MOSFET的驱动电路进行分析和设计。 最后,基于理论计算,对系统主电路进行仿真,研究其各部分设计的参数是否合乎实际电路。搭建移相控制ZV SDC/DC全桥变换器的实验平台,在系统实验平台上做了大量的实验。 实验结果表明,论文所设计的DC/DC变换器能很好的实现软开关,提高效率,使输出电压得到稳定控制,最后通过调整移相控制电路,可实现直流输出的宽范围调整,具有很好的工程实用价值。

    标签: ZVSDCDC 50V50A 移相全桥

    上传时间: 2013-08-03

    上传用户:zklh8989

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-09

    上传用户:yd19890720