虫虫首页|资源下载|资源专辑|精品软件
登录|注册

相敏检波

  • 基于ARM和PEBB的单相桥式电压逆变器研究

    随着电力电子技术的发展,模块化程度低、缺乏灵活性、设计复杂、标准化程度低等因素日益成为制约其发展的瓶颈。而电力电子结构块(PEBB)正是为解决以上问题而提出的方法。因此研究利用PEBB来组建功率变换器具有一定的优势和重要的意义。 本文将电子技术和计算机技术等领域先进的、成熟的集成相关的技术应用于电力电子系统集成中,对电力电子系统集成中的操作系统、分布式控制技术和通信技术进行了研究。 将电力电子系统进行结构划分,分为PEBB功率部分和通用控制部分。对于功率部分,采用分立元件设计了一个半桥PEBB,包括主电路、保护电路、驱动电路、吸收电路和滤波电路等。在分析和对比了各种通信接口后选择具有“即插即用”功能的通用串行接口(USB)做为PEBB的数字通信接口。对于通用控制部分,选用具有高性价比的ARM7芯片S3C44B0X做为核心处理单元,辅以相应的外围电路。采用USB主机控制芯片使其具有类似USB主机的功能,实现与PEBB的通信和方便“即插即用”的管理。在软件设计上引入实时操作系统UC/OS-Ⅱ,采用多任务系统的形式,满足电力电子操作系统实时性的要求。然后,用两个半桥PEBB和一个通用控制器组成了一个单相全桥电压逆变器,分析和解决PEBB之间的同步等问题。最后给出并分析了实验结果。 通过上述工作,验证了PEBB对解决当前电力电子技术系统集成问题的可行性,为后续研究打下基础。

    标签: PEBB ARM 单相桥式 电压

    上传时间: 2013-07-11

    上传用户:weddps

  • TA7680AP中文资料,pdf datasheet(图像及伴音中放处理集成电路)

    TA7680AP是东芝公司生产的图像及伴音中放处理集成电路与TA7698AP相组合构成东芝两片机芯.集成电路内部含有图像中频放大、视频检波、视频放大、AFT检波、黑白噪声反相、高频AGC放大中频AGC

    标签: datasheet 7680 TA

    上传时间: 2013-07-27

    上传用户:luominghua

  • 基于PLC的四相步进电机控制方法及实现

    提出了一种基于PLC的四相步进电机控制的方法,介绍了控制系统的设计方案及其软硬件的实现方法。实现对四相步进电机的转速控制、正反转控制、以及步数控制。提出设计总体方案,详细阐述了驱动电路组成。方

    标签: PLC 步进电机 控制方法

    上传时间: 2013-04-24

    上传用户:dtvboyy

  • 基于ARM平台的数码相框软件开发

    数字摄影的兴起不可避免地引起了数码相框的发展,因为仅有不到35%的数码照片被打印。数码相框的基本原理就是采用普通相框的造型,把原来相框中间的照片部分换成液晶显示屏,配上电源,存储介质等,使得同一个相框内可以循环播放照片,比普通相框的单一显示功能更有优势。从2007年开始,数码相框的市场关注度开始激增。在2008年,数码相框市场呈现高速发展的态势,具有极高的潜在市场价值。 本论文以此为出发点,进行数码相框软件的开发研究工作。作为一款嵌入式产品,核心部件CPU采用了性能价格比、性能功耗比都很高的ARM架构处理器之中的一款——三星S3C2440A,显示器采用了支持双精度扫描的液晶显示屏。软件方面,Bootloader采用较为成熟的u-boot-1.1.4,Linux内核的版本为2.6.12,系统命令集由busybox构成。利用ARM处理器对Linux系统良好的移植性、自带的LCD控制器、音频控制器、SD与USB控制器的特点,进行图像显示、音频播放与文件管理。对于目前大部分数码相框在图片浏览和文件管理功能上的不足,本设计的图像显示功能充分利用了触摸屏功能,实现了图像的触摸式移动,使用户可以自由的观看放大后的图像;文件管理功能则设计成了类似windows的文件浏览器,不仅具有丰富的文件管理功能,而且使习惯了windows的广大用户可以很快的熟悉此功能,并为将来升级为下一代的细分产品——数码相册做好准备。 本设计的核心是基于ARM平台的系统移植与基于QT的应用程序设计。首先根据系统的总体设计思路选择合适的硬件组合;然后在此基础上进行u-boot的移植,嵌入式Linux的移植,QT Embedded/Qtopia的移植,以及最后QT图形界面的设计。

    标签: ARM 数码相框 软件开发

    上传时间: 2013-04-24

    上传用户:rockjablew

  • FPGA内嵌200MHz低噪声锁相环时钟发生器

    FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪声性能是时钟发生器设计中的关键指标,本工作对此进行了较为详细的分析。相位噪声和抖动是衡量时钟信号的两个主要指标。文中从理论上推导了一阶锁相环的噪声特性,并建立了由噪声分析抖动和由抖动分析噪声的解析表达式关系,并讨论了环路低噪声设计的基本原则。在前面讨论和分析的基础上,利用Hynix0.35umCMOS工艺设计了200MHz电荷泵锁相环时钟发生器,并进行了仿真。设计中环形振荡器的延迟单元采用replica偏置结构,把延迟单元输出摆幅限定在确定范围,尾电流源采用cascode结构,增强电路对电源和衬底噪声的抑制作用。通过增加限流管,改善电荷泵中的开关的非理想特性。

    标签: FPGA 200 MHz 内嵌

    上传时间: 2013-04-24

    上传用户:变形金刚

  • 基于多相滤波的宽带DDC及其FPGA实现

    随着现代雷达技术的不断发展,电子侦察设备面临电磁环境日益复杂多变,发展宽带化、数字化、多功能、软件化的电子侦察设备已是一项重要的任务.然而,目前的宽带A/D与后续DSP之间的工作速率总有一到两个数量级的差别,二者之间的瓶颈成为电子侦察系统数字化的最大障碍.通信领域软件无线电的成功应用为电子侦察系统的发展提供了一种理想模式.另一方面,微电子技术的快速发展,以及FPGA的广泛应用,在很大程度上影响了数字电路的设计与开发.这也为解决高速A/D与DSP处理能力之间的矛盾提供了一种有效的解决方法.为了解决宽带A/D与后续DSP之间的瓶颈问题,本文给出了一种基于多相滤波的宽带数字下变频结构,并从软件无线电原理出发,从理论推导和计算机仿真两方面对该结构进行了验证,并进一步给出该结构改进方案以及改进的多相滤波数字下变频结构的硬件实现方法.本文将多相滤波下变频的并行结构应用到数字下变频电路中,并在后继的混频模块中也采用并行混频的方式来实现,不仅在一定程度上解决了二者之间的瓶颈问题,同时也大大提高了实时处理速度.经过多相滤波下变频处理后的数据,在速率和数据量上都有大幅减少,达到了现有通用DSP器件处理能力的要求.另外,本人还用FPGA设计了实验电路,利用微机串口,与实验目标板进行控制和数据交换.利用FPGA的在线编程特性,可以方便灵活的对各种实现方法加以验证和比较.

    标签: FPGA DDC 多相滤波 宽带

    上传时间: 2013-04-24

    上传用户:moerwang

  • 移相全桥(阮新波)

    全桥的好书啊,据说是现在移相全桥类书籍的鼻祖啊

    标签: 移相全桥

    上传时间: 2013-07-03

    上传用户:zhch602

  • stm32数码相框

    stm32数码相框stm32数码相框stm32数码相框stm32数码相框stm32数码相框

    标签: stm 32 数码相框

    上传时间: 2013-04-24

    上传用户:xiehao13

  • 单相有源滤波器控制系统的研究

    现代家庭中单相供电的用电设备如电脑、电视机、冰箱等都具有非线性特性,都会产生谐波污染电网。本文针对这一现象研究了单相并联电压型有源电力滤波器(APF),设计了一个APF控制系统来产生与谐波电流大小相等方向相反的补偿电流,并使补偿电流实时地跟踪谐波电流,从而消除谐波电流达到净化电网。 本文对提出的APF控制系统从模拟和数字两个方面进行了深入的研究。 首先,设计了APF的主电路结构,确定了系统中电感电容等元件参数,并根据仿真结果系统地分析了参数变化对系统补偿效果的影响,然后根据补偿效果选择最佳的参数值。 其次,针对控制系统要求,选用适合系统的电流电压PI双环控制系统,通过参数优化后得到了控制器的最优参数,使控制效果达到最优。并从理论上详细分析了无差拍控制算法。 最后,利用滞环比较原理制作了10KHz的三角波发生器,用于PWM调制电路。在对硬件描述语言以及FPGA设计流程深入理解的基础上,利用Verilog语言实现了双环PI控制器和PWM发生电路的数字化,使得有源电力滤波器补偿精度提高,有更好的可修改性,可使用于很多不同的非线性负载。

    标签: 单相 有源滤波器 控制系统

    上传时间: 2013-07-27

    上传用户:aa17807091

  • 基于FPGA的IIR多相滤波器的设计研究

    多相滤波器主要应用于脉冲多普勒雷达、通信宽带数字接收机、雷达自适应波束形成等信号处理领域。在多普勒雷达信号处理中国内外关于FIR滤波器设计研究的报道较多,而对于IIR滤波器的设计研究相对较少,原因是IIR多相滤波器的设计复杂性,使得IIR滤波器在多普勒雷达数字信号处理中难以发挥重要作用。本文以脉冲多普勒雷达信号处理为背景,主要研究数字多相滤波器的特点和设计方法;进而研究数字多相滤波器的数字仿真方法与FPGA实现技术。对于自主研究、设计和实现雷达信号处理的各种结构的滤波器具有重要的意义。 本文讨论了FIR数字滤波器和IIR数字滤波器的特点和区别。对IIR滤波器的多相结构进行了理论分析,重点研究了IIR多相滤波器的设计原理。根据此原理进行IIR滤波器的多相设计并扩展到多通道和多级结构。在此基础上,根据本文研究的多普勒雷达回波信号需要四通道处理的要求搭建软件仿真模型,对所设计的2级4通道IIR多相滤波器组进行了仿真实验,给出仿真结果,并进行了讨论。 在完成2级4通道IIR多相滤波器组的软件仿真后,利用FPGA设计平台,对该IIR多相滤波器组进行了设计仿真和综合实现。在实现过程中进行了功能仿真和时序仿真两级仿真验证,结果表明在模拟硬件环境中所设计的2级4通道IIR多相滤波器组能够较好地实现多普勒雷达回波信号多通道的划分和滤波功能要求,验证了设计思路和方法的正确性和可行性。

    标签: FPGA IIR 多相滤波器

    上传时间: 2013-04-24

    上传用户:gongxinshiwo@163.com