虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

永磁同步

永磁同步使用的是永磁同步电机,研究的目的是更好的控制使用永磁同步电机。
  • 基于FPGA的精确时钟同步方法研究

    在工业控制领域,多种现场总线标准共存的局面从客观上促进了工业以太网技术的迅速发展,国际上已经出现了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多种工业以太网协议。将传统的商用以太网应用于工业控制系统的现场设备层的最大障碍是以太网的非实时性,而实现现场设备间的高精度时钟同步是保证以太网高实时性的前提和基础。 IEEE 1588定义了一个能够在测量和控制系统中实现高精度时钟同步的协议——精确时间协议(Precision Time Protocol)。PTP协议集成了网络通讯、局部计算和分布式对象等多项技术,适用于所有通过支持多播的局域网进行通讯的分布式系统,特别适合于以太网,但不局限于以太网。PTP协议能够使异质系统中各类不同精确度、分辨率和稳定性的时钟同步起来,占用最少的网络和局部计算资源,在最好情况下能达到系统级的亚微级的同步精度。 基于PC机软件的时钟同步方法,如NTP协议,由于其实现机理的限制,其同步精度最好只能达到毫秒级;基于嵌入式软件的时钟同步方法,将时钟同步模块放在操作系统的驱动层,其同步精度能够达到微秒级。现场设备间微秒级的同步精度虽然已经能满足大多数工业控制系统对设备时钟同步的要求,但是对于运动控制等需求高精度定时的系统来说,这仍然不够。基于嵌入式软件的时钟同步方法受限于操作系统中断响应延迟时间不一致、晶振频率漂移等因素,很难达到亚微秒级的同步精度。 本文设计并实现了一种基于FPGA的时钟同步方法,以IEEE 1588作为时钟同步协议,以Ethernet作为底层通讯网络,以嵌入式软件形式实现TCP/IP通讯,以数字电路形式实现时钟同步模块。这种方法充分利用了FPGA的特点,通过准确捕获报文时间戳和动态补偿晶振频率漂移等手段,相对于嵌入式软件时钟同步方法实现了更高精度的时钟同步,并通过实验验证了在以集线器互连的10Mbps以太网上能够达到亚微秒级的同步精度。

    标签: FPGA 时钟同步 方法研究

    上传时间: 2013-07-28

    上传用户:heart520beat

  • 基于FPGA的全同步数字频率计的设计

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-04-24

    上传用户:qqoqoqo

  • 基于FPGA的永磁电机控制系统的研究

    随着经济的发展,科学技术的进步,永磁电机的研发和控制技术都有了快速的发展。永磁电机的发展也带来了永磁电机控制器的发展,电机控制器已经由传统的模拟元件控制器,逐渐转向数模混合控制器、全数字控制器。基于现场可编程...

    标签: FPGA 永磁电机 控制系统

    上传时间: 2013-06-20

    上传用户:tianyi223

  • 现代永磁电机·理论与设计

    ·作  者: 唐任远 等著出 版 社: 机械工业出版社出版时间: 2005-8-1 内容简介与电励磁电机相比,永磁电机,特别是稀土永磁电机具有结构简单,运行可靠;体积小,质量轻;损耗小,效率高;电机的形状和尺寸可以灵活多样等显著优点,因而应用范围极为广泛,几乎遍及航空航天、国防、工农业和产和日常生活的各个领域。本书是沈阳工业大学特种电机研究所近十几年来从事永磁电机研究和开发的科研成果的整理和总结。书

    标签: 永磁电机

    上传时间: 2013-06-04

    上传用户:18274401755

  • 采用永磁无刷电机的数字位置伺服系统的设计

    ·摘 要 根据永磁无刷电机的工作原理,设计了工业缝纫机数字位置伺服控制系统。该系统以三菱M16C 系列单片机作为核心控制器,采用了电流的预估和模糊PID 控制,实现缝纫机的启动,调速和停车定位等控制,并给出了实验结果。

    标签: 永磁无刷电机 数字 位置伺服系统

    上传时间: 2013-06-13

    上传用户:coeus

  • STM32的TIM1_CC1触发双ADC作同步规则转换

    TIM1_CC1触发双ADC作同步规则转换,DMA存储转换结果。 请使用\MDK-ARM(uV4)下的Keil工程文件,已调试通过。

    标签: STM ADC TIM 32

    上传时间: 2013-08-01

    上传用户:zhliu007

  • 针对医疗系统基于ADC0809的多通道同步数据采集

    多通道同步数据采集系统的典型模型,并针对医疗系统设计完成了基于ADC0809的多通道同步数据采集装\r\n置,采集综合运用了光耦隔离及抗干扰、自修复等技术,提高了系统的性价比。\r\n

    标签: 0809 ADC 医疗系统 多通道

    上传时间: 2013-08-08

    上传用户:busterman

  • 使用Verilog编写的同步FIFO

    使用Verilog编写的同步FIFO,可通过设置程序中的DEPTH设置FIFO的深度,FIFO_WRITE_CLOCK上升沿向FIFO中写入数据,\r\nFIFO_READ_CLOCK上升沿读取数据。本程序对FIFO上层操作简单实用。

    标签: Verilog FIFO 编写

    上传时间: 2013-08-12

    上传用户:ljt101007

  • 基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究

    针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。

    标签: Sdram SDR RAM LED

    上传时间: 2013-08-21

    上传用户:sjw920325

  • FPGA异步时钟设计中的同步策略

    FPGA异步时钟设计中的同步策略,需要

    标签: FPGA 异步时钟 策略

    上传时间: 2013-08-23

    上传用户:540750247