虫虫首页|资源下载|资源专辑|精品软件
登录|注册

显示译码器

  • 74LS138译码器应用--基于8051+Proteus仿真

    74LS138译码器应用--基于8051+Proteus仿真

    标签: Proteus 8051 138 74

    上传时间: 2013-10-28

    上传用户:taozhihua1314

  • 74HC154译码器应用(基于8051+Proteus仿真)

    单片机C语言程序设计实训——基于8051+Proteus仿真案例:74HC154译码器应用

    标签: Proteus 8051 154 74

    上传时间: 2013-10-12

    上传用户:yjj631

  • 基于FPGA的RS码译码器的设计

    介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。

    标签: FPGA RS码 译码器

    上传时间: 2013-10-17

    上传用户:cc1915

  • LTE标准下Turbo码编译码器的集成设计

    针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。

    标签: Turbo LTE 标准 编译码器

    上传时间: 2013-10-28

    上传用户:d815185728

  • 基于FPGA的RS码译码器的设计

    介绍了符合CCSDS标准的RS(255,223)码译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现,减小了译码器的时延,提高了译码的速率,使用了VHDL语言完成译码器的设计与实现。测试表明,该译码器性能优良,适用于高速通信。

    标签: FPGA RS码 译码器

    上传时间: 2013-12-12

    上传用户:yzhl1988

  • LTE标准下Turbo码编译码器的集成设计

    针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。

    标签: Turbo LTE 标准 编译码器

    上传时间: 2013-10-08

    上传用户:回电话#

  • 这是一个有关哈夫曼编/译码器的课程设计

    这是一个有关哈夫曼编/译码器的课程设计, 原题参见青华大学出版社出版、严巍敏主编的数据结构题集(c语言版)

    标签: 译码器

    上传时间: 2014-01-27

    上传用户:fandeshun

  • 哈夫曼编/译码器

    哈夫曼编/译码器

    标签: 译码器

    上传时间: 2015-01-21

    上传用户:sqq

  • 这是一个哈夫曼编/译码器程序

    这是一个哈夫曼编/译码器程序

    标签: 译码器 程序

    上传时间: 2014-07-08

    上传用户:whenfly

  • vhdl的3-8译码器

    vhdl的3-8译码器

    标签: vhdl 译码器

    上传时间: 2014-01-03

    上传用户:llandlu