虫虫首页|资源下载|资源专辑|精品软件
登录|注册

控制模块

对家庭局域网中的其他设备进行操作控制的逻辑功能模块。[1]
  • 带谐波抑制功能的分布式发电并网逆变器的研究.rar

    随着“节能环保”概念的提出,以解决电力紧张,环境污染等问题为目的的新能源利用方案得到迅速的推广,使得分布式发电备受关注,即将成为世界各国重要的发电形式。带有分布式电源的配电网及电力电子装置的大量应用致使电能质量下降,如何将分布式发电系统的能量回馈至电网的同时有效改善电能质量是一个重要的问题,因此在分布式发电系统中起电能变换作用的逆变器成为研究的一个热点。本篇主要以电压型并网逆变器为研究对象,对并网逆变器的拓扑结构、控制策略、参数的选择、并网实验等方面作出了详细的分析和研究。 首先根据带有分布式发电的配电网的特点提出一种新的谐波治理思路,即将改善电能质量的有源滤波技术结合到分布式逆变电源中,设计一种新型的多功能并网逆变器。用开关函数法建立了并网逆变器小信号数学模型,确定了以PI闭环调节为核心的复合控制策略,同时为了使输出电流控制达到更好的效果,采用电网电压前馈补偿方法抵消电网电压扰动对并网电流的影响;基于瞬时无功功率的id-iq谐波电流检测算法能精确检测和分离所需要的有功和谐波分量;基于DSP的软件锁相控制算法能实现并网电流与电网电压同频同相。 其次对并网逆变器控制系统的软硬件进行了分块设计:对逆变系统的A/D转换电路、逆变驱动电路、PWM信号发生电路等电路进行了详细地分析和说明。利用DSP主控芯片TMS320LF2407A内部的SCI异步串行通信接口实现了逆变器的人机交互功能,利用其内嵌的CAN控制模块实现了逆变器的并机通信功能;同时在TI DSP2000的运行环境下给出控制系统的主程序和周期中断子程序流程。 最后开发了以功率器件IPM构成的三相PWM变流桥主电路的多功能逆变电源实验平台和相关配套辅助电路,完成了逆变电源的输出有功功率及消除谐波的实验并给出了装置样机的实物图以及实验波形图。验证了逆变器工作原理分析的正确性和系统设计思路的可行性。 本文所做工作拓宽了带有分布式发电的配电网谐波治理的思路,对推动我国节能供电、新能源的利用以及改善电网电能质量等方面具有一定的理论意义和较强的实用价值。

    标签: 谐波抑制 分布式发电 并网逆变器

    上传时间: 2013-06-06

    上传用户:amandacool

  • 太阳能发电并网系统的研究.rar

    由于世界能源危机的日益严重和全球环境的不断恶化,大规模开发清洁可再生能源成为当前能源战略的主要方向。太阳能作为当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一,得到了各界的广泛关注。在太阳能的利用中,光伏发电并网又是其主要发展方向之一。 由于光伏产业界目前还没有统一的标准,又因为功率等级及应用场合的不同,使各种拓扑结构的光伏并网变流器都得以尝试使用。本文就是在此背景下,对当前使用的各类光伏并网变流器的拓扑结构和控制方法进行比较,并结合光伏并网系统实际应用中暴露的主要缺陷,从适应光伏阵列输出特性和提高系统整体的可靠性两方面入手,提出Z-source变换器结合PWM整流器的拓扑结构。 文章首先介绍了光伏并网系统中并网变流器的三种隔离回路方式,及应用于小功率和中大功率场合的不同主电路拓扑结构及控制策略,比较其优缺点,提出了Z-source变换器结合PWM整流组成的光伏发电系统。这种拓扑结构可以减小系统中电解电容的体积容量,并解决由太阳能电池板输出电压大范围变化所带来一系列问题,同时可以在一定程度上改善系统的可靠性问题。其次,文中分析介绍了Z-source变换器的工作原理,对比了三种升压控制的实现方式和性能差异,并简述了逆变器的三种SPWM电流控制策略及其优缺点。最后,结合整体系统需要,将Z-source变换器的升压控制与PWM整流器的并网控制融合,提出完成逆变并网功能和最大功率点跟踪的控制思想。 根据上述分析和研究,选定整体光伏系统的硬件结构和控制方案。详细阐述了系统硬件部分的设计计算,提供了系统主电路结构、参数计算、元件选型和控制电路的设计的详细说明,并完成了主电路硬件的制作。根据空间状态方程法对光伏发电系统进行仿真建模,仿真模型包括主电路拓扑及各控制子模块,文中简要说明各控制模块的功能,给出仿真结果并进行分析。验证该系统可以较好的实现本文提出的控制方案所应完成的各项功能,系统工作稳定可靠,性能良好。

    标签: 太阳能发电 并网

    上传时间: 2013-07-11

    上传用户:asd_123

  • GPRS无线数据传输终端研究与设计.rar

    随着电力系统自动化技术的发展,电机与通信的结合日益紧密,数据监控方式也在发生着变化。传统的电机监控方式的监控者和被监控对象都是固定的,无论任何一端都无法随意移动;并且针对偏僻、偏远地域监控不容易实现。所以传统的的方式已经无法满足电力系统日益发展的要求。GPRS采用分组交换方式,仅在实际传送和接收数据时才占有无线资源,基于GPRS的无线传输系统能实现远程的无线数据传输,并且组网方便、灵活。随着Internet技术的推广和GPRS通信技术的发展,GPRS网络通信以其更加低廉的价格和永远在线的性能有着不可估量的发展前景。无线传输终端也在各行各业有着广泛的应用前景。 本文首先介绍了GPRS技术的特点和应用,以及基于GPRS网络的传输协议,然后提出了一种基于GPRS的无线传输终端设计方案。基本思想是将GPRS传输终端经由GPRS网接入Internet网,实现数据终端与监控中心的数据交换。设计中选择采用内嵌了TCP/IP协议的Rabbit2000为控制模块,选用SIM100作为无线模块。Rabbit2000微处理器是美国Z-World公司专为面向Internet的嵌入式系统而设计的MCU,它很好地解决了存储空间、运行速度、网络通信以及程序开发的问题。 文中给出了系统的硬件和软件设计。硬件包括控制单元的存储扩展,与模块的接口电路以及外围电路。软件设计采用Dynamic C语言编写,主要包括了两个部分,PPP协议及数据传输的实现,在实现数据传输的基础上,对UDP和TCP传输方式进行比较,选择适合电机远程监控的方案。

    标签: GPRS 无线数据 传输终端

    上传时间: 2013-07-11

    上传用户:daoxiang126

  • 多功能车辆总线控制器的FPGA设计与开发.rar

    随着计算机网络与嵌入式控制技术的迅速发展,作为传统运输行业的铁路系统对此也有了新的要求,列车通信网络应运而生。经过多年的发展,国际电工委员会(IEC)为了规范列车通信网络,于1999年通过了IEC61375-1标准。该标准将列车通信网络分为两条总线:绞线式列车总线(WTB)和多功能车辆总线(MVB)。MVB是一个标准通信介质,为挂在其上的设备传输和交换数据。而多功能车辆总线控制器(MVBC)是MVB与MVB实际物理层之间的接口,其主要实现MVB数据链路层的功能。由于该项关键技术仍被国外公司垄断,因此开发具有自主知识产权的MVBC迫在眉睫。 鉴于上述原因,本文深入研究了IEC61375-1标准。根据MVBC的技术特点,本文提出了使用FPGA来实现其具体功能的方案。挂在MVB总线上的设备分为五类,他们的功能各不相同。而支持4类设备的MVBC具有设备状态、过程数据、消息数据通信和总线管理功能,并且兼容2类和3类设备。本文的目的就是用FPGA实现支持4类设备的MVBC。 本文采用自顶向下的设计方法。整个MVBC主要划分为:编码模块、译码模块、冗余控制模块、报文分析单元、通信存储控制器、主控制单元、地址逻辑模块。在整个开发流程中,使用Xilinx的ISE集成开发环境。使用Verilog HDL硬件描述语言对上述各个模块进行RTL级描述,并用Synplify Pro进行综合。最后,在ModelSim中对各个模块进行了布线后仿真和验证。 在实验室条件下,通过严格的仿真验证后,其结果证明了本文设计的模块达到了IEC61375-1标准的要求。因此,用FPGA实现MVBC这一方案具有可操作性。 关键词:列车通信网;多功能车辆总线;多功能车辆总线控制器;现场可编程门阵列

    标签: FPGA 多功能 总线控制器

    上传时间: 2013-07-18

    上传用户:wxhwjf

  • 基于FPGA的ADC并行测试方法研究.rar

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT

    标签: FPGA ADC 并行测试

    上传时间: 2013-07-10

    上传用户:tdyoung

  • 嵌入式视频监控系统的FPGA图像处理子系统设计.rar

    随着图像处理技术的不断发展,图像处理技术在国民经济和社会生活的各个方面都得到了广泛的运用。与此同时,人们对图像处理的要求也越来越高。传统的数字图像处理器件主要有专用集成芯片(Application Specific Integrated Circuit)和数字信号处理器(Digital Signal Process)。进入20世纪以来,伴随着半导体技术的发展,现场可编程门阵列FPGA以其应用灵活、集成度高、功能强大、设计周期短、开发成本低的特点,越来越多地被应用在图像处理领域。大量实践证明,FPGA的并行处理能力与流水线作业能显著地提高图像处理的速度,因此基于FPGA的图像处理系统有着广阔的发展前景。 本文研究的是一个在嵌入式视频监控系统下的图像预处理子系统。首先实现了一个通用可重复配置的图像处理算法研究硬件平台,完成图像的采集、接收、处理、存储、输出等功能。由于FPGA本身具有完全的可重复配置性,所以该架构的硬件平台可以很方便的升级和重复配置。其次在该平台上,本文使用Verilog HDL硬件语言在FPGA芯片上实现了多种图像预处理算法。在实现过程中,为了充分发挥FPGA在并行处理方面的强大功能,本文对算法做了一定的改进,使其尽量能使用并行处理的方式来完成。实验结果表明,本图像预处理系统能在毫秒级高速地完成多种图像算法,完全能够满足视频监控系统50帧/秒的输出要求。 最后根据视频监控系统在实际运用中出现的噪声类型多样化的情况,我们设计了一种基于反馈理论的图像处理效果控制模块。该模块能通过对处理后图像峰值信噪比(PSNR)的分析,控制FPGA对下一幅图像的噪声采用更有针对性的图像处理方法。

    标签: FPGA 嵌入式视频 图像处理

    上传时间: 2013-05-19

    上传用户:gundamwzc

  • 基于FPGA函数信号发生器的设计与实现.rar

    任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。

    标签: FPGA 函数信号发生器

    上传时间: 2013-08-03

    上传用户:1079836864

  • 基于FPGA的IDE固态硬盘控制器的设计与实现.rar

    固态硬盘是一种以FLASH为存储介质的新型硬盘。由于它不像传统硬盘一样以高速旋转的磁盘为存储介质,不需要浪费大量的寻道时间,因此它有着传统硬盘不可比拟的顺序和随机存储速度。同时由于固态硬盘不存在机械存储结构,因此还具有高抗震性、无工作噪音、可适应恶劣工作环境等优点。随着计算机技术的高速发展,固态硬盘技术已经成为未来存储介质技术发展的必然趋势。 本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通过可编程逻辑器件FPGA,基于ATA协议并使用硬件编程语言verilog,设计了一个位于设备端的IDE控制器。该IDE控制器的主要作用在于解析主机所发送的IDE指令并控制硬盘设备进行相应的状态迁移和指令操作,从而完成硬盘设备端与主机端之间基本的状态通信以及数据通信。论文主要完成了几个方面的内容。第一:论文从固态硬盘的基本结构出发,分析了固态硬盘IDE控制器的功能性需求以及寄存器传输、PIO传输和UDMA传输三种ATA协议主要传输模式所必须遵循的时序要求,并概括了IDE控制器设计的要点和难点;第二:论文设计了IDE控制器的总体功能框架,将IDE控制器从功能上分为寄存器部分、顶层控制模块、异步FIFO模块、PIO控制模块、UDMA控制模块以及CRC校验模块六大子功能模块,并分析了各个子功能模块的基本工作原理和具体功能设计;第三:论文以设计状态机流程和主要控制信号的方式实现了各个具体子功能模块并列举了部分关键代码,同时给出了主要子功能模块的时序仿真图;最后,论文给出了基于PIO传输模式和基于UDMA传输模式的具体指令操作流程实现,并通过SAS逻辑分析仪和QuartusⅡ对IDE控制器进行了功能测试和分析,验证了本论文设计的正确性。

    标签: FPGA IDE 固态硬盘

    上传时间: 2013-07-30

    上传用户:liangrb

  • 基于FPGA的数字图像处理的研究.rar

    图像是人类智能活动重要的信息来源之一,是人类相互交流和认识世界的主要媒体。随着信息高速公路、数字地球概念的提出,人们对图像处理技术的需求与日剧增,同时VLSI技术的发展给图像处理技术的应用提供了广阔的平台。图像处理技术是图像识别和分析的基础,所以图像处理技术对整个图像工程来说就非常重要,对图像处理技术的实现的研究也就具有重要的理论意义与实用价值,包括对传统算法的改进和硬件实现的研究。仿生算法的兴起为图像处理问题的解决提供了一条十分有效的新途径;FPGA技术的发展为图像处理的硬件实现提供了有效的平台。 @@ 本文在详细介绍邻域图像处理算法及其数据结构、遗传算法和蚁群算法基本原理的基础上,将其应用于图像增强和图像分割的图像处理问题之中,并将其用FPGA技术实现。论文中采用遗传算法自适应的确定非线性变换函数的参数对图像进行增强,在采用FPGA来实现的过程中先对系统进行模块划分,主要分为初始化模块、选择模块、适应度模块、控制模块等,然后利用VHDL语言描述各个功能模块,为了提高设计效率,利用IP核进行存储器设计,利用DSP Builder进行数学运算处理。时序控制是整个系统设计的核心,为尽量避免毛刺现象,各模块的时序控制都是采用单进程的Moore状态机实现的。在图像分割环节中,图像分割问题转换为求图像的最大熵问题,采用蚁群算法对改进的最大熵确定的适应度函数进行优化,并对基于FPGA和蚁群算法实现图像分割的各个模块设计进行了详细介绍。 @@ 对实验结果进行分析表明遗传算法和蚁群算法在数字图像处理中的使用明显改善了处理的效果,在利用FPGA实现遗传算法和蚁群算法的整个设计过程中由于充分发挥了FPGA的并行计算能力及流水线技术的应用,大大提高算法的运行速度。 @@关键词:图像处理;遗传算法;蚁群算法;FPGA

    标签: FPGA 数字图像处理

    上传时间: 2013-06-02

    上传用户:小火车啦啦啦

  • 基于FPGA的通用异步收发器的设计.rar

    通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。

    标签: FPGA 异步收发器

    上传时间: 2013-08-02

    上传用户:rocketrevenge