虫虫首页|资源下载|资源专辑|精品软件
登录|注册

干扰抑制

干扰抑制(interferencesuppression)是1998年公布的电气工程名词。
  • 电磁兼容培训教材

    第二章  地线干扰与接地技术为什么要地线地环路问题与解决方法公共阻抗耦合问题与解决方法各种接地方法电缆屏蔽层的接地  安全地信号地地线引发干扰问题的原因导线的阻抗导线的阻抗金属条与导线的阻抗比较地线问题-地环路隔离变压器光隔离器共模扼流圈的作用平衡电路对地环路干扰的抑制地线问题-公共阻抗耦合单点接地对噪声的抑制接地方式种类单点接地串联单点、并联单点混合接地线路板上的地线长地线的阻抗多点接地混合接地

    标签: 电磁兼容 培训教材

    上传时间: 2013-11-29

    上传用户:tsfh

  • 电路板级的电磁兼容设计

    电路板级的电磁兼容设计:本应用文档从元件选择、电路设计和印制电路板的布线等几个方面讨论了电路板级的电磁兼容性(EMC)设计。本文从以下几个部分进行论述:第一部分:电磁兼容性的概述第二部分:元件选择和电路设计技术第三部分:印制电路板的布线技术附录A:电磁兼容性的术语附录B:抗干扰的测量标准第一部分 — 电磁干扰和兼容性的概述电磁干扰是现代电路工业面对的一个主要问题。为了克服干扰,电路设计者不得不移走干扰源,或设法保护电路不受干扰。其目的都是为了使电路按照预期的目标来工作——即达到电磁兼容性。通常,仅仅实现板级的电磁兼容性这还不够。虽然电路是在板级工作的,但是它会对系统的其它部分辐射出噪声,从而产生系统级的问题。另外,系统级或是设备级的电磁兼容性必须要满足某种辐射标准,这样才不会影响其他设备或装置的正常工作。许多发达国家对电子设备和仪器有严格的电磁兼容性标准;为了适应这个要求,设计者必须从板级设计开始就考虑抑制电子干扰。

    标签: 电路 板级 电磁兼容设计

    上传时间: 2013-10-12

    上传用户:xiaoyaa

  • 一种抑制电源分配网络并联谐振的方法

    提出一种增加去耦支路损耗抑制电源分配网络PDN中并联谐振的方法。该方法通过在去耦支路引入一个串联电阻,使PDN的损耗增加,从而抑制PDN并联谐振。给出了理论模型,借助Hyperlynx PI仿真软件在DM642板卡上进行仿真实验。结果表明,在去耦支路引入一个0.45 Ω电阻,可将PDN并联谐振处的品质因数Q从282抑制到13。同时,分析了引入电阻对去耦效果的影响。当引入电阻小于0.45 Ω时,可通过增加去耦电容并联个数来补偿引入电阻对去耦的影响。

    标签: 电源分配 并联谐振 网络

    上传时间: 2013-11-16

    上传用户:dick_sh

  • 全桥变换器中磁通不平衡的抑制_高春轩

    全桥变换器中磁通不平衡的抑制。

    标签: 全桥变换器 不平衡 磁通

    上传时间: 2013-10-21

    上传用户:nunnzhy

  • 一种高电源抑制比的CMOS带隙基准电压源设计

    介绍一种基于CSMC0.5 μm工艺的低温漂高电源抑制比带隙基准电路。本文在原有Banba带隙基准电路的基础上,通过采用共源共栅电流镜结构和引入负反馈环路的方法,大大提高了整体电路的电源抑制比。 Spectre仿真分析结果表明:在-40~100 ℃的温度范围内,输出电压摆动仅为1.7 mV,在低频时达到100 dB以上的电源抑制比(PSRR),整个电路功耗仅仅只有30 μA。可以很好地应用在低功耗高电源抑制比的LDO芯片设计中。

    标签: CMOS 高电源抑制 带隙基准 电压源

    上传时间: 2013-10-26

    上传用户:thesk123

  • 单级PFC反激电源的设计与优化

      针对目前LED驱动电源功率因数不高和效率低等问题,设计了一款高功率因数高效率的反激式LED驱动电源。阐述了单级PFC的基本原理,并给出了PFC的优化设计方法。分析了电源的整体效率和电磁干扰的来源,提出了提高效率的方法和抑制电磁干扰的途径。实验测试结果表明,该驱动电源具有高功率因数、高效率的特点;同时符合EMC测试标准。  

    标签: PFC 反激电源

    上传时间: 2013-10-12

    上传用户:yanyangtian

  • 开关电源的尖峰抑制

    开关电源的尖峰抑制

    标签: 开关电源 尖峰抑制

    上传时间: 2013-10-14

    上传用户:fudong911

  • 免接线插拔式无干扰日光灯电子镇流启辉器

    免接线插拔式无干扰日光灯电子镇流启辉器

    标签: 接线 启辉器 插拔 无干扰

    上传时间: 2013-11-18

    上传用户:busterman

  • 高电源抑制比带隙基准电路设计

    介绍一种高电源抑制比带隙基准电路的设计与验证

    标签: 高电源抑制 带隙基准 电路设计

    上传时间: 2013-10-07

    上传用户:642778338

  • ESD静电抑制器资料

    ESD静电抑制资料。

    标签: ESD 静电抑制器

    上传时间: 2013-10-14

    上传用户:rishian