虫虫首页|资源下载|资源专辑|精品软件
登录|注册

单通道

  • 基于FPGA的软件无线电DDC设计

    软件无线电DDC(数字下变频)系统作为前端ADC与后端通用DSP器件之间的桥梁,通过降低数据流的速率,把低速数据送给后端通用DSP器件进行处理,其性能的优劣将对整个软件无线电系统的稳定性产生直接影响。采用专用DDC芯片完成数字下变频,虽然具有抽取比大、性能稳定等优点,但价格昂贵,灵活性不强,不能充分体现软件无线电的优势。FPGA工艺发展迅速,处理能力大大增强,相对于ASIC、DSP来说具有吞吐量高、开发周期短、可实现在线重构等诸多优势。正因为这些优点,使得FPGA在软件无线电的研究和开发中起着越来越重要的作用。 本次设计的目标是在一块FPGA芯片上实现单通道数字下变频系统。现阶段主要对软件无线电数字下变频器的FPGA实现方法进行了研究分析,重点完成了其主要模块的设计和仿真以及初步的系统级验证。 论文首先对软件无线电数字下变频的国内外现状进行了分析,然后对FPGA实现数字下变频设计的优势作了阐述。在对软件无线电理论基础、数字信号处理的相关知识深入研究的基础上重点研究软件无线电数字下变频技术。对数字下变频的NCO、混频、CIC、HB、FIR模块的实现方法进行深入研究,在:MATLAB中设定整体系统方案、完成模块划分和接口定义,并对部分模块建立数学模型并仿真、对模块的性能进行优化。从数字下变频的系统层次上考虑了各模块彼此问的性能制约,从而选择合理配置、优化系统结构以获得模块间的性能均衡和系统性能的最优化。最后通过使用编写'Verilog程序和调用部分lP Core相结合的方法完成数字下变频各个模块的设计并完成仿真和调试。结果表明设计的思想和结构是正确的,在下一步工作中主要完成系统的板级调试。

    标签: FPGA DDC 软件无线电

    上传时间: 2013-04-24

    上传用户:隐界最新

  • 基于FPGA的高速实时数字存储示波器

    数字存储示波器(DSO)上世纪八十年代开始出现,由于当时它的带宽和分辨率较低,实时性较差,没有具备模拟示波器的某些特点,因此并没有受到人们的重视。随着数字电路、大规模集成电路及微处理器技术的发展,尤其是高速模/数(A/D)转换器及半导体存储器(RAM)的发展,数字存储示波器的采样速率和实时性能得到了很大的提高,在工程测量中,越来越多的工程师用DSO来替代模拟示波器。 本文介绍了一款双通道采样速率达1GHz,分辨率为8Bits,实时带宽为200MHz数字存储示波器的研制。通过对具体功能和技术指标的分析,提出了FPGA+ARM架构的技术方案。然后,本文分模块详细叙述了整机系统中部分模块,包括前端高速A/D转换器和FPGA的硬件模块设计,数据处理模块软件的设计,以及DSO的GPIB扩展接口逻辑模块的设计。 本文在分析了传统DSO架构的基础上,提出了本系统的设计思想和实现方案。在高速A/D选择上,国家半导体公司2005年推出的双通道采样速率达500MHz高速A/D转换器芯片ADC08D500,利用其双边沿采样模式(DES)实现对单通道1GHz的采样速率,并且用Xilinx公司Spraten-3E系列FPGA作为数据缓冲单元和存储单元,提高了系统的集成度和稳定性。其中,FPGA缓冲单元完成对不同时基情况下多通道数据的抽取,处理单元完成对数据正弦内插的计算,而DSO中其余数据处理功能包括数字滤波和FFT设计在后端的ARM内完成。DSO中常用的GPIB接口放在FPGA内集成,不仅充分利用了FPGA内丰富的逻辑资源,而且降低了整机成本,也减少了电路规模。 最后,利用ChipscopePro工具对采样系统进行调试,并分析了数据中的坏数据产生的原因,提出了解决方案, 并给出了FPGA接收高速A/D的正确数据。

    标签: FPGA 高速实时数 字存储 示波器

    上传时间: 2013-07-07

    上传用户:asdkin

  • 基于FPGA的数字射频存储器设计

    数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩、相位编码等更为复杂的信号处理技术,DRFM由于具有处理这些相干波形的能力,被越来越广泛地应用于电子对抗领域作为射频频率源。目前,国内外对DRFM技术的研究还处于起步阶段,DRFM部件在采样率、采样精度及存储容量等方面,还不能满足现代雷达信号处理的要求。 本文介绍了DRFM的量化类型、基本组成及其工作原理,在现有的研究基础上提出了一种便于工程实现的设计方法,给出了基于现场可编程门阵列(Field Programmable Gate Array FPGA)实现的幅度量化DRFM设计方案。本方案的采样率为1 GHz、采样精度12位,具体实现是采用4个采样率为250 MHz的ADC并行交替等效时间采样以达到1 GHz的采样率。单通道内采用数字正交采样技术进行相干检波,用于保存信号复包络的所有信息。利用FPGA器件实现DRFM的控制器和多路采样数据缓冲器,采用硬件描述语言(Very High Speed}lardware Description Language VHDL)实现了DRFM电路的FPGA设计和功能仿真、时序分析。方案中采用了大量的低压差分信号(Low Voltage Differential Signaling LVDS)逻辑的芯片,从而大大降低了系统的功耗,提高了系统工作的可靠性。本文最后对采用的数字信号处理算法进行了仿真,仿真结果证明了设计方案的可行性。 本文提出的基于FPGA的多通道DRFM系统与基于专用FIFO存储器的DRFM相比,具有更高的性能指标和优越性。

    标签: FPGA 数字射频 存储器

    上传时间: 2013-06-01

    上传用户:lanwei

  • 基于FPGA的数字下变频研究实现

    本文主要对数字下变频器的FPGA实现方法进行了研究分析,重点完成了其主要模块的设计验证,最后进行了初步的系统级验证。目标任务是利用FPGA实现一个单通道专用数字下变频芯片,以目前得到广泛应用的、代表单通道DDC器件领先水平的产品——美国Intersil公司的HSP50214B为设计目标,在整体结构和一些参数上参考了该芯片的设计。 本文在深入学习软件无线电理论基础、数字信号处理的相关等相关知识的基础上,分析研究了基于FPGA的软件无线电数字下变频技术实现方法,设计实现的主要工作是设定整体系统方案、进行模块划分和接口定义;对各个设计中主要的相关算法进行分析比较,确定模块的实现方式;运用FPGA的设计方法,完成数字下变频器中NCO、CIC积分梳状滤波抽取器和FIR滤波器等关键模块分析设计、及其仿真等;最后在Altera公司的StratixII EP2S60的专用开发板上进行系统的初步调试与测试。由于系统的复杂性、时间和个人精力等因素,本文完成了模块的逻辑设计及仿真验证,系统总体的整合、仿真验证还未彻底完成。但是已经得到验证结果表明,此次的设计结构和思想是正确的,本人下一步需要做的工作就是完成系统整体的仿真和验证,并将其功能加以完善。

    标签: FPGA 数字下变频

    上传时间: 2013-04-24

    上传用户:sunjet

  • 基于FPGA的多功能测试仪的开发

    测试仪广泛应用于国民经济和国防建设的各个领域,是科研和生产不可或缺的重要装备之一。其工作原理是由信号发生装置向被测对象发送激励信号,同时由信号采集与处理装置通过传感器采集被测对象的响应信号,并送到上位机进行数据分析和处理。本文研究采用灵活的现场可编程逻辑阵列FPGA为核心,协调整个仪器的运转,并采用先进的USB总线技术,将信号发生、信号采集与处理有机地集成为一体的多功能测试仪。 本文的第一章介绍了测试仪及其研究应用现状,根据仪器的成本、便携性和通用性要求不断提高的发展趋势,提出了本课题的研究任务和关键技术; 第二章从硬件和软件两个方面讨论了测试仪的总体设计方案,并且分别详述了电源模块、USB模块、FPGA模块、DSP模块、A/D模块、D/A模块这六个功能模块的硬件设计; 第三章讨论了USB模块相关的软件设计,其中包含USB固件设计、驱动程序设计和客户应用程序设计三个方面的内容,详细论述了各部分软件的架构和主要功能模块的实现。 第四章讨论了主控器FPGA的设计,是本文的核心部分。先从总体上介绍了FPGA的设计方案,然后从MCU模块、信号采集模块、信号发生模块三部分具体描述了其实现方式。软件设计上采用了模块化的设计思想,使得结构清晰,可读性强,易于进一步开发;并且灵活的使用了有限状态机,大大提高了程序的稳定性和运行效率。 第五章介绍了DSP模块的设计,讨论了波形生成的原理及实现,并提出了与FPGA接口的方式。 第六章详细描述了实验的步骤和结果,分别从单通道采样和多通道采样两方面实验,验证了仪器的性能和设计的可行性。

    标签: FPGA 多功能 测试仪

    上传时间: 2013-06-25

    上传用户:moqi

  • 基于FPGA的雷达信号侦察数字接收机

    随着信号处理技术的进步和电子技术的发展,雷达信号侦察接收机逐渐从模拟体制向数字体制转变。软件无线电概念的提出,促使雷达侦察接收机朝大带宽、全截获方向发展,现有的串行信号处理体制已经很难满足系统要求。FPGA器件的出现,为实现宽带雷达信号侦察数字接收机提供了硬件支持。 本文结合FPGA芯片特点,在前人研究基础上,从算法和硬件实现两方面,对雷达信号侦察数字接收机若干关键技术进行了研究和创新,主要研究内容包括以下几个方面。 1)给出了基于QuartusII/Matlab和ISE/ModelSim/Matlab的两种FPGA设计联合仿真技术。这种联合仿真技术,大大提高了基于FPGA的雷达信号侦察数字接收机的设计效率。 2)给出了一种基于FFT/IFFT的宽带数字正交变换算法,并将该算法在FPGA中进行了硬件实现,设计可对600MHz带宽内的输入信号进行实时正交变换。 3)提出了一种全并行结构FFT的FPGA实现方案,并将其在FPGA芯片中进行了硬件实现,设计能够在一个时钟周期内完成32点并行FFT运算,满足了数字信道化接收机对数据处理速度的要求。 4)提出了一种自相关信号检测FPGA实现方案,通过改变FIFO长度改变自相关运算点数,实现了弱信号检测。提出通过二次门限处理来消除检测脉冲中的毛刺和凹陷,降低了虚警概率,提高了检测结果的可靠性。 5)在单通道自相关信号检测算法基础上,提出采用三路并行检测,每路采用不同的相关点数和检测门限,再综合考虑三路检测结果,得到最终检测结果。给出了算法FPGA实现过程,并对设计进行了联合时序仿真,提高了检测性能。 6)给出了一种利用FFT变换后的两根最大谱线进行插值的快速高精度频率估计方法,并将该算法在FPGA硬件中进行了实现。通过利用FFT运算后的实/虚部最大值进行插值,降低了硬件资源消耗、缩短了运算延迟。 7)结合4)、5)、6)中的研究成果,完成了对雷达脉冲信号到达时间、终止时间、脉冲宽度和脉冲频率的估计,最终在一块FPGA芯片内实现了一个精简的雷达信号侦察数字接收机,并在微波暗室中进行了测试。

    标签: FPGA 雷达信号 数字接收机

    上传时间: 2013-06-12

    上传用户:Divine

  • 时分交替ADC系统数字校准算法

    随着现代通信与信号处理技术的不断发展,对于高速高精度AD转换器的需求越来越大。但是,随着集成电路工艺中电路特征线宽的不断减小,在传统单通道ADC框架下同时实现高速、高精度的数模转换愈加困难。此时,时分交替ADC 作为...

    标签: ADC 时分 数字校准

    上传时间: 2013-07-08

    上传用户:mylinden

  • 基于STC12C5A60S2单片机的静态应变采集器设计

    介绍了一种基于STC12C5A60S2单片机和ARINC429总线输出的机载静态应变采集器。该采集器具有多通道循环选通采集,单通道硬件调零,程控增益放大和与PC机串行接口通信等功能。其结构简单,性能稳定,采集精度高,已应用于多个型号飞机的飞行试验中。

    标签: STC 12C A60 60S

    上传时间: 2013-12-31

    上传用户:独来独往

  • AVR mega16开发板恩易

    AVR mega16开发板 联系  杨迪 15336417867  0531-55508458 QQ:1347978253  http://www.easyele.cn本产品是我公司自主研发生产的,AVR Mega16开发板是以ATMEL的Mega16单片机为核心,高性能低定价的单片机开发工具,产品集成AVR JTAG ICE仿真器和STK500 ISP编程器,用户只需要再拥有一台计算机即可进行系统的学习,操作简单,使用方便,兼容开发型号:ATmega32,AVR mega16开发板可以做为学习板 仿真器 编程器使用,三种功能与一体,不需要单独买仿真器 编程器,省时,省事,省钱。货号:EasyAVR-M16规格: 套 重量:400克  单价298/套。AVR mega16开发板板载资源: 1.5V供电接口,输入7~9V 内正外负,送电源 2.板载AVR JTAG ICE  USB接口 3.板载AVR ISP  USB接口 4.Atmega16芯片,片内资源丰富 5.USB1.1 通讯接口 6.RS232 串行通讯口 7.RS485通讯接口 8.8个独立按键 9.4位一体七段数码管 HC595驱动 10.8个独立LED 11.1路有源蜂鸣器,也可接无源蜂鸣器 12.实时钟PCF8563 13.1IIC总线EEPROM AT24c01 14.1-wire单总线 15.晶振和复位电路 16.可选的有源晶振电路 17.AD电压调整电位器 18.电位器参考电压和待测电压调整 19.4个8位拨码开关 20.32Pin MCU外接端子 所有引脚标注 21.12864液晶接口 22.1602液晶接口 23.标准KF396尼龙接线端子 24.透明防滑硅胶脚垫 AVR mega16开发板实验例程: 模数转换(AD): 单通道AD采集,七段数码管显示结果 双通道分时采集,利用串口将结果传至PC 蜂鸣器: 按键检测,蜂鸣器鸣叫  PCF8563定时,蜂鸣器1s鸣叫一次 键盘:  按键检测,蜂鸣器鸣叫  按键检测,LED显示 LED:  跑马灯程序  按键检测,LED显示 定时器: 定时器T1实现1秒定时,利用七段数码管显示 内部EEPROM: 利用EEPROM记录开机次数,七段数码管显示结果 WDT: 看们狗定时器简单实验 DS18B20: DS18B20检测温度,七段数码管显示结果 DS18B20检测温度,利用串口将结果传至PC SPI: 利用SPI驱动SPI器件74HC595,实现七段数码管的显示 TWI: 利用TWI驱动TWI器件24C01 利用TWI驱动TWI器件PCF8563 24C01: 24C01读写,利用JTAG察看结果 24C01读写,利用串口将结果传至PC   AVR mega16开发板说明书下载:EasyAVR-M16-SK-3in1.pdf,内容详细,让您学习起来事半功倍,深入了解单片机电路的设计,找到好工作没问题,详细介绍电路设计和如果学习开发等内容,即使不买板子也值得你收藏。 物品清单: 1.AVR mega16开发板 (板载JTAG ISP 二合一) 2.9V 直流电源 3.USB通讯线缆 4.开发板说明书 5.资料光盘 原理图 开发软件 范例程序

    标签: mega AVR 16 开发板

    上传时间: 2013-10-22

    上传用户:dancnc

  • ISP下载线 mega16开发板恩易

    ISP下载线 mega16开发板 联系  杨迪 15336417867  0531-55508458 QQ:1347978253  http://www.easyele.cn Mega16开发板 ISP下载线是AVR学习开发群体的生产工具。以mega16为核心,集成仿真器和ISP编程器功能与一体。不用再买ISP编程器,不用再买仿真器,就可以开始学习强大的AVR单片机。Mega16开发板 ISP下载线用户只需要再拥有一台计算机即可进行系统方便的学习。相对于价格,我们更关注Mega16开发板 ISP下载线的品质和服务。精致的说明书:让您事半功倍,深入了解单片机电路的设计,找到好工作没问题,详细介绍电路设计和如果学习开发等内容,即使不买板子也值得你收藏。说明书下载:EasyAVR-M16-SK-3in1.pdf Mega16开发板 ISP下载线的特点:1.集成常用资源:LED、按键、七段数码管、RS232、LCD接口等 2.信号调理电路,输入0~10V,轨至轨信号调理 3.板载资源丰富。Mega16开发板 ISP下载线的最突出的地方是集成了AVR JTAG ICE仿真器和AVR ISP编程器。同时Mega16开发板 ISP下载线集成常用资源:LED、按键、七段数码管、RS232、LCD接口,信号调理电路,输入0~10V,轨至轨信号调理。其货号:EasyAVR-M16。单价298/套。 Mega16开发板 ISP下载线的部分实验例程: 模数转换(AD): 单通道AD采集,七段数码管显示结果 双通道分时采集,利用串口将结果传至PC 蜂鸣器: 按键检测,蜂鸣器鸣叫  PCF8563定时,蜂鸣器1s鸣叫一次 键盘:  按键检测,蜂鸣器鸣叫  按键检测,LED显示 LED:  跑马灯程序  按键检测,LED显示等等 Mega16开发板 ISP下载线详细的资料,让您学习起来更加得心应手,专业公司运作,解决后顾之忧! 开发板系列我公司还出售: mega128四合一开发板    498/套 ATMEL 原装 ATSTK500开发板   750/块 ATmega8 开发板 学习板 Mini Mega8 核心板    87/块 ATmega48 开发板 学习板 Mini Mega48 核心板  84/块 ATMega88 开发板 学习板 mini mega88 核心板  91/块 ATmega16 开发板 AVR学习板 Mega16 核心板    106/块 ATmega32 开发板 学习板 Mini M32 核心板     116/块 ATmega128 开发板 学习板 Mini M128 核心板   147/块 ATmega64 开发板 学习板 Mini M64 核心板    144/块

    标签: mega ISP 16 下载线

    上传时间: 2014-12-27

    上传用户:invtnewer