xc4000
共 12 篇文章
xc4000 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 12 篇文章,持续更新中。
XC4000系列的Select-RAM(TM)可配置成边沿触发RAM和双口RAM,边沿触发简化系统定时,双口RAM简化FIFO的设计
The XC4000E and XC4000EX FPGA families provide distributed on-chip RAM. Select-RAMTM memory can be c
用可编程逻辑XC4000系列配置总线构造的串行输入 输出器件
The combination of long data lines and 3-state buffers,<BR>found in Xilinx devices, is ideal for bus
基于XC4000的结构的增强型XC4001E的新特性及其与XC4000的比较
The XC4000E is an enhanced architecture based on the XC4000 family, but offers many new features, pa
XC4000系列的Select-RAM(TM)可配置成边沿触发RAM和双口RAM,边沿触发简化系统定时,双口RAM简化FIFO的设计
The XC4000E FPGA family is a pin- and bitstream-compatible<BR>superset of the Xilinx XC4000 FPGA fam
比较XC4000和XC52000,介绍将XC4000转化成XC52000结构的方法
The new fourth-generation SRAM-based XC5200 FPGA<BR>family from Xilinx is engineered to deliver the
基于XC4000的结构的增强型XC4001E的新特性及其与XC4000的比较
Some variations of the XC4000 family are no longer recommended<BR>for new designs. These include the
用可编程逻辑XC4000系列配置总线构造的串行输入 输出器件
The combination of long data lines and 3-state buffers,<BR>found in Xilinx devices, is ideal for bus
FPGA测试技术研究
论文首先介绍了SRAM型FPGA的典型代表XC4000系列的结构和主要特性,并对XC4000系列器件的配置模式和配置顺序做了简单介绍。根据XC4000系列器件各组成模块的功能和特点,可以将其分为可编程逻辑功能块(CLB)、输入输出功能块(IOB)、互连资源(IR)、可配置接口模块(CIM)和进位逻辑(CLM)等五大部分组成。 对于这五个功能模块,可以采用“分治法”分别考虑各个模块的测试问题。论
Attributes, Constraints, and Carry Logic Overview Information for Mentor Customers Schematic S
Attributes,
Constraints,
and Carry Logic
Overview
Information for Mentor
Customers
Schematic Syntax
UCF/NCF File Syntax
Attributes/Logical
Constraints
Placement Constraints
Relative Locatio
XILINX 开发板
XILINX 开发板,原理图主要由XC4000和一个8031构成
Xilinx公司XC4000系列参考手册
Xilinx公司XC4000系列参考手册
FPGA测试技术研究
论文首先介绍了SRAM型FPGA的典型代表XC4000系列的结构和主要特性,并对XC4000系列器件的配置模式和配置顺序做了简单介绍。根据XC4000系列器件各组成模块的功能和特点,可以将其分为可编程逻辑功能块(CLB)、输入输出功能块(IOB)、互连资源(IR)、可配置接口模块(CIM)和进位逻辑(CLM)等五大部分组成。 对于这五个功能模块,可以采用“分治法”分别考虑各个模块的测试问题。论