virtex-4
共 47 篇文章
virtex-4 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 47 篇文章,持续更新中。
Virtex-4 FPGA user guide
赛灵思的ml 405的用户指南,里边有示例代码。
CCSDS高级在轨系统信道合路器分路器
CCSDS高级在轨系统在航天技术发挥着越来越重要的作用,而信道合路器/分路器以及虚拟信道调度策略是AOS空间站数据系统的核心,是AOS空间站能够传输多任务,高速率不同数据的关键。本文通过对CCSDS高级在轨系统(AOS)的研究,对AOS空系统的架构、特性以及业务进行了分析。 ⑴信道合路器/分路器是AOS空间站数据系统的关键部分,是AOS空间站能够传输多任务,不同速率数据的关键。在对该系统的分析中,
PXI高速信号发生器的设计和实现
本文介绍了一种基于PXI 总线的高速信号发生器的设计理论和实现方法,从硬件和软件<BR>两个方面详细介绍了系统的设计方法。该平台基于高速数模转换器MAX5887 和高性能可编程逻辑器件VIRTEX-4
基于FPGA的雷达信号数字接收机的实现
在雷达信号侦察中运用宽带数字接收技术是电子侦察的一个重要发展方向。数字信号处理由于其精度高、灵活性强、以及易于集成等特点而应用广泛。电子系统数字化的最大障碍是宽带高速A/D变换器的高速数据流与通用DSP处理能力的不匹配。而FPGA的广泛应用,为解决上述矛盾提供了一种有效的方法。 本文利用FPGA技术,设计了具备高速信号处理能力的宽带数字接收机平台,并提出了数字接收机实现的可行性方法,以及对这些方法
赛灵思多平台Virtex-4 FPGA的性能及应用
<P>赛灵思多平台Virtex-4 FPGA的性能及应用</P>
<P>赛灵思(Xilinx)的Virtex-4现场可编程门阵列(FPGA)是首款基于ASMBL(Advanced Silicon M
Xilinx Virtex-4 ML403嵌入开发平台方案
FPGA, PowerPC, Virtex-4, 开发平台,嵌入式系统,通信,数字视频, 微处理器<BR>摘要:Xilinx公司的Virtex-4 ML403嵌入开发平台是入门级的开发环境,它采用Xi
基于FPGA的磁盘阵列控制器的硬件设计与实现.rar
随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集成到一块硬件控制器中,系统资源占用率低,可移植性好。
基于FPGA的矩阵运算实现.rar
密集型的矩阵运算在信号处理和图像处理中被广泛应用,而且往往需要系统进行实时运算,这就需要系统具有很高的吞吐率。因此寻找矩阵运算的高速实现方法是很有意义的。FPGA的运算速度快并且可以并行运算,和其它矩阵运算的实现方式相比,FPGA有其独特的优势。本文主要设计并实现了基于FPGA的各种矩阵运算模块。 本文首先介绍了矩阵运算的特点和原理,接着讨论了FPGA浮点运算单元的VHDL设计方法,在此基础上,设
基于FPGA的雷达信号数字接收机的实现.rar
在雷达信号侦察中运用宽带数字接收技术是电子侦察的一个重要发展方向。数字信号处理由于其精度高、灵活性强、以及易于集成等特点而应用广泛。电子系统数字化的最大障碍是宽带高速A/D变换器的高速数据流与通用DSP处理能力的不匹配。而FPGA的广泛应用,为解决上述矛盾提供了一种有效的方法。 本文利用FPGA技术,设计了具备高速信号处理能力的宽带数字接收机平台,并提出了数字接收机实现的可行性方法,以及对这些方法
CCSDS高级在轨系统信道合路器分路器的研究及其基于FPGA技术的实现.rar
CCSDS高级在轨系统在航天技术发挥着越来越重要的作用,而信道合路器/分路器以及虚拟信道调度策略是AOS空间站数据系统的核心,是AOS空间站能够传输多任务,高速率不同数据的关键。本文通过对CCSDS高级在轨系统(AOS)的研究,对AOS空系统的架构、特性以及业务进行了分析。 ⑴信道合路器/分路器是AOS空间站数据系统的关键部分,是AOS空间站能够传输多任务,不同速率数据的关键。在对该系统的分析中,
基于FPGA的对象存储控制器原型的硬件设计与实现.rar
本文对基于FPGA的对象存储控制器原型的硬件设计进行了研究。主要内容如下: ⑴研究了对象存储控制器的硬件设计,使其高效完成对象级接口的智能化管理和复杂存储协议的解析,对对象存储系统整体性能提升有重要意义。基于SoPC(片上可编程系统)技术,在FPGA(现场可编程门阵列)上实现的对象存储控制器,具有功能配置灵活,调试方便,成本较低等优点。 ⑵采用Cyclone II器件实现的对象存储控制器的网络接口
基于FPGA的信号采集与处理系统设计与实现.rar
随着计算机科学和芯片制造工艺的飞速发展,数据采集、处理和传输这三大信息技术基础相互促进,推动着数字系统向着大容量、小体积、高速度的方向发展。FPGA凭借其灵活性、适应性和可重构性使得这一趋势成为现实。目前,结合高速ADC和大容量SDRAM,以单片FPGA为核心控制与处理芯片的数字系统成为研究的热点。 本文以Xilinx公司的Virtex-4 FPGA为平台,设计实现了一个四道并行信号采集与处理系统
地面数字电视广播LDPC信道解码的算法及FPGA实现.rar
纠错编码技术是移动通信、卫星通信、光纤通信和磁盘存储等系统中的关键技术之一。其中,由Gallager在1962年首先提出的低密度奇偶校验码(LDPC)码,在沉寂了多年之后,受到Turbo码的启发,Mackey和Wiberg等人对Gallager码重新进行了研究发现Gallager码优异性能,LDPC码再次成为通信技术研究的热点。LDPC码是一种具有稀疏校验矩阵的线性分组码,研究结果表明,采用迭代的
MTDSCDMA中频收发信机设计与FPGA实现.rar
随着OFDM和CDMA技术的发展,在移动通信系统中运用两者相结合的多载波CDMA成为趋势。基于MT-DS-CDMA系统的中频收发信机中,数字滤波和数字调制/解调是重要的组成部分,不仅信号与信息处理的重要分支,也是数字化的基本的功能。由于FPGA的特点,运用FPGA芯片进行实现数字信号处理部分已经成为最佳途径。 @@ 本文首先阐述了数字滤波器的基本原理和性能指标,重点介绍了FIR滤波器的原理和设计方
数字成像领域中基于FPGA的图像电子防抖技术的研究与实现.rar
随着图像复原理论的不断丰富以及大规模集成电路技术的飞速发展,数码相机的防抖系统逐步开始由传统的机械式转变为电子式。同时,由于良好的实时性及稳定性,基于硬件实现的图像电子防抖系统得到了人们越来越多的肯定,它也推动了专用图像电子防抖芯片的发展。针对数码相机电子防抖系统高实时性、强稳定性的设计要求,开发高效率、高稳定性能的专用处理芯片具有十分重要的意义。本文以抖动模糊图像为处理对象,以单芯片大容量现场可
基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar
随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供
基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar
随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供
使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器
<p>使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器</p><p><img src="/uploads/pic/f7/df7/0f0f4a433f45e035e7932640ad6c6df7-1.png" alt="使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器" title="使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器"></p>
基于FPGA的矩阵运算实现
密集型的矩阵运算在信号处理和图像处理中被广泛应用,而且往往需要系统进行实时运算,这就需要系统具有很高的吞吐率。因此寻找矩阵运算的高速实现方法是很有意义的。FPGA的运算速度快并且可以并行运算,和其它矩阵运算的实现方式相比,FPGA有其独特的优势。本文主要设计并实现了基于FPGA的各种矩阵运算模块。 本文首先介绍了矩阵运算的特点和原理,接着讨论了FPGA浮点运算单元的VHDL设计方法,在此基础上,设
Xilinx Virtex-4 ML410开发板原理图
Xilinx Virtex-4 ML410开发板原理图