virtex-
共 37 篇文章
virtex- 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 37 篇文章,持续更新中。
FPGA课件29
2.1.4Virtex-ⅡPro和和Virtex-ⅡProX系列产品。。。。。。。。
弹载数字图像处理计算机系统的设计与实现
·摘要: 介绍了红外成像导引系统数字图像处理计算机的硬件设计.它采用了TI公司最新推出的C64xTM系列新一代数字图像信号处理器-TMS320C6414和Xilinx公司超大规模现场可编程逻辑器件Virtex-Ⅱ系列的XC2V2000,实现一个高性能的弹载数字图像处理硬件平台,在红外焦平面成像导引系统中具有较高的实用价值和广泛的应用前景.
基于FPGA的Turbo码编译码器研究与实现
本文以Turbo码编译码器的FPGA实现为目标,对Turbo码的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo码的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、码率与交织算法,以及伪随机序列模块与帧同步模块,提出了相应解决方案;而在相应的译码器设计中,采用了FPGA设计中“自上而下”的设计方
基于FPGA的高频数字DCDC变换器研究
在传统的电力电子电路中,DC/DC变换器通常采用模拟电路实现电压或电流的控制。数字控制与模拟控制相比,有着显著的优点,数字控制可以实现复杂的控制策略,同时大大提高系统的可靠性和灵活性,并易于实现系统的智能化。但目前数字控制基本上限于电力传动领域,DC/DC变换器由于其开关频率较高,一般其外围功能由DSP或微处理器完成,而控制的核心,如PWM发生等大多采用专用控制芯片实现。FPGA由于其快速性、灵活
基于FPGA的CCSDS图像压缩算法研究与实现
随着现代空间技术的发展,星载图像处理技术在军事侦察、森林防火、地质勘查等方面得到了广泛应用。卫星、飞船和空间站等对地观测空间飞行器能否将数据实时地从空间传送到地面,是衡量这些航天计划成败的标准之一。然而星载图像的数据量一般都较大,而且信道传输带宽有限,所以必须采用数据压缩的方法来减少传输数据量。 空间数据系统咨询委员会(Consultative Committee for Space Data S
FPGA配置数据流的安全性研究
由于利用FPGA实现系统设计比传统的基于专用集成电路的设计实现速度快、成本低,对于基于FPGA设计的安全性和知识产权保护问题的研究越来越受到广泛的关注。本文主要研究基于SRAM的FPGA设计的安全和知识产权保护技术,设计能有效保护配置数据流安全的FPGA结构。 本文首先研究对只含一个配置数据流文件的FPGA系统加以保护的安全FPGA结构。与通用FPGA相比,安全FPGA结构嵌入一个解密机制,即解密
H.264帧内预测算法优化及几个重要模块的FPGA实现
H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并
RS编译码器的设计与FPGA实现
Reed-Solomon码(简称RS码)是一种具有很强纠正突发和随机错误能力的信道编码方式,在深空通信、移动通信、磁盘阵列以及数字视频广播(DVB)等系统中具有广泛的应用。 本文简要介绍了有限域基本运算的算法和常用的RS编码算法,分析了改进后的Euclid算法和改进后的BM算法,针对改进后的BM算法提出了一种流水线结构的译码器实现方案并改进了该算法的实现结构,在译码器复杂度和译码延时上作了折衷,降
基于Virtex-ⅡPro系列FPGA的SAR实时成像处理器中FFT的硬件实现.rar
合成孔径雷达(SAR)利用合成孔径原理和脉冲压缩技术,突破了天线孔径对方位向分辨率的限制,实现了对远距离目标进行二维高分辨率成像,在军事和民用领域都取得了广泛的应用。 快速傅立业变换(FFT)是雷达成像算法的核心,而雷达信号处理要求大动态范围和高精度使得其运算多用浮点格式完成。因此,如何快速有效的完成长点数浮点FFT便直接决定了SAR实时成像处理器的性能。常用的数据处理方案是采用高速DSP芯片实现
基于FPGA的图像压缩系统的设计与实现.rar
随着信息技术和计算机技术的飞速发展,数字信号处理已经逐渐发展成一门关键的技术科学。图像处理作为一种重要的现代技术,己经在通信、航空航天、遥感遥测、生物医学、军事、信息安全等领域得到广泛的应用。图像处理特别是高分辨率图像实时处理的实现技术对相关领域的发展具有深远意义。另外,现场可编程门阵列FPGA和高效率硬件描述语言Verilog HDL的结合,大大变革了电子系统的设计方法,加速了系统的设计进程,为
基于FPGA的Turbo码编译码器研究与实现.rar
本文以Turbo码编译码器的FPGA实现为目标,对Turbo码的编译码算法和用硬件语言将其实现进行了深入的研究。 首先,在理论上对Turbo码的编译码原理进行了介绍,确定了Max-log-MAF算法的译码算法,结合CCSDS标准,在实现编码器时,针对标准中给定的帧长、码率与交织算法,以及伪随机序列模块与帧同步模块,提出了相应解决方案;而在相应的译码器设计中,采用了FPGA设计中“自上而下”的设计方
基于FPGA的JPEG压缩编码的研究与实现.rar
随着移动终端、多媒体、通信、图像扫描技术的发展,图像应用日益广泛,压缩编码技术对图像处理中大量数据的存储和传输至关重要。同时, FPGA单片规模的不断扩大,在FPGA芯片内实现复杂的数字信号处理系统也成为现实,因此采用FPGA实现图像压缩已成为一种必然趋势。JPEG静态图像压缩标准应用非常广泛,是图像压缩中主要的标准之一。研究JPEG图像压缩在FPGA上的实现,具有广阔的应用背景。 论文从实际工程
H.264帧内预测算法优化及几个重要模块的FPGA实现.rar
H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并
视频图像采集和预处理系统的FPGA实现.rar
本文研究的视频处理系统是上海市科委技术攻关基金项目“计算机视觉及其芯片化实现”的一部分,主要完成计算机视觉系统的一些基本工作,即视频图像的采集、预处理和显示等。 视频图像采集和预处理系统以Xilinx公司Virtex-ⅡPro系列的FPGA为核心控制器件,结合视频模数转换芯片和VGA显示器,完成视频图像的实时采集、预处理和显示。采集和显示部分作为同外界交流信息的渠道,是构成计算机视觉系统必不可少的
基于FPGA的高频数字DCDC变换器研究.rar
在传统的电力电子电路中,DC/DC变换器通常采用模拟电路实现电压或电流的控制。数字控制与模拟控制相比,有着显著的优点,数字控制可以实现复杂的控制策略,同时大大提高系统的可靠性和灵活性,并易于实现系统的智能化。但目前数字控制基本上限于电力传动领域,DC/DC变换器由于其开关频率较高,一般其外围功能由DSP或微处理器完成,而控制的核心,如PWM发生等大多采用专用控制芯片实现。FPGA由于其快速性、灵活
基于FPGA的CCSDS图像压缩算法研究与实现.rar
随着现代空间技术的发展,星载图像处理技术在军事侦察、森林防火、地质勘查等方面得到了广泛应用。卫星、飞船和空间站等对地观测空间飞行器能否将数据实时地从空间传送到地面,是衡量这些航天计划成败的标准之一。然而星载图像的数据量一般都较大,而且信道传输带宽有限,所以必须采用数据压缩的方法来减少传输数据量。 空间数据系统咨询委员会(Consultative Committee for Space Data S
FPGA配置数据流的安全性研究.rar
由于利用FPGA实现系统设计比传统的基于专用集成电路的设计实现速度快、成本低,对于基于FPGA设计的安全性和知识产权保护问题的研究越来越受到广泛的关注。本文主要研究基于SRAM的FPGA设计的安全和知识产权保护技术,设计能有效保护配置数据流安全的FPGA结构。 本文首先研究对只含一个配置数据流文件的FPGA系统加以保护的安全FPGA结构。与通用FPGA相比,安全FPGA结构嵌入一个解密机制,即解密
基于FPGA的图像处理平台及3D加速引擎的设计.rar
3D加速引擎是3D图形加速系统的重要组成部分,以往在软件平台上对3D引擎的研究,实现了复杂的渲染模型和渲染算法,但这些复杂算法与模型在FPGA上综合实现具有一定难度,针对FPGA的3D加速引擎设计及其平台实现需要进一步研究。 本文在研究3D加速引擎结构的基础上,实现了基于FPGA的图像处理平台,使用模块化的思想,利用IP核技术分析设计实现了3D加速管道及其他模块,并进行了仿真、验证、实现。 图像处
基于FPGA的高频数字DCDC变换器研究.rar
在传统的电力电子电路中,DC/DC变换器通常采用模拟电路实现电压或电流的控制。数字控制与模拟控制相比,有着显著的优点,数字控制可以实现复杂的控制策略,同时大大提高系统的可靠性和灵活性,并易于实现系统的智能化。但目前数字控制基本上限于电力传动领域,DC/DC变换器由于其开关频率较高,一般其外围功能由DSP或微处理器完成,而控制的核心,如PWM发生等大多采用专用控制芯片实现。FPGA由于其快速性、灵活
基于FPGA的8051 IP核的设计
本文探索了自主系统CPU设计方法和经验,同时对80C51产品进行了必要的改进。 文章采用XILINX公司的Virtex-ⅡPro系列FPGA芯片,在相关EDA软件平台的支持下进行基于FPGA的8051芯片的设计。在已公开的8051源代码的基础上,对其中的程序存储器、指令存储器做了较大幅度的修改,增加了定时器、串行收发器的软件编写,VerilogHDL语句共6000余行(见附录光盘)。在设计中笔者特