stratix
共 138 篇文章
stratix 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 138 篇文章,持续更新中。
FIR数字滤波器设计与仿真
基于Verilog HDL的FIR数字滤波器设计与仿真
本文主要分析了FIR 数字滤波器的基本结构和硬件构成特点, 简要介绍了FIR 滤波器实现的方式优缺点; 结合Altera 公司的Stratix 系列产品的特点, 以一个基于MAC 的8 阶FIR 数字滤波器的设计为例, 给出了使用Verilog 硬件描述语言进 行数字逻辑设计的过程和方法, 并且在QuartusII 的集成开发环境下编写HD
Stratix IV 资料
Altera 的Stratix IV评估版的资料。
FPGA课件35
2.2.7Stratix系列产品。。。。。。。。。。
ads
Stratix_II_GX_Ver1_0_user
无线信道仿真器设计图纸一份
无线信道仿真器是进行无线通信系统硬件调试与测试不可或缺的仪器之一。 本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使用Altera公司的StratixⅡ EP2S180模拟实现了频率选择性衰落信道。信道仿真器实现了四根天线数据的上行接收,每根天线由八条可分辨路径,每条可分辨路径由64个反射体构成,每根天线可分辨路径和反射体的数目可以独立配置。通过对每个反
Quartus_II的FPGA设计手册
Altera 公司是全球最大的可编程逻辑器件供应商之一。主要产品有:
MAX3000/7000,MAXⅡ,FLEX6000,FLEX8000,APEX20K,ACEX1K,Cyclone,Stratix,
CycloneⅡ,StratixⅡ等。Altera公司针对FPGA/CPLD器件推出了相应的设计软件,
目前主要是第三代的MAX+plusⅡ和第四代的QuartusⅡ。作为Altera 公
基于FPGA的三种信号处理器的集成设计
·摘要: 现代高性能FPGA和DSP的不断出现,使得需要大数据量计算的雷达信号处理器向高度集成化和小型化方向发展成为可能,本文基于高性能FPGA(Altera的Stratix II系列)详细介绍了一种数字波束形成器(DBF)、动目标检测器(MTD)和恒虚警检测器(CFAR)的单芯片集成设计方案,最后对其性能特性和改进方向做了初步的分析讨论,以满足更高性能要求时的设计实现. &
FPGA
Altera Stratix II系列FPGA的内部结构介绍,非常值得研究学习的技术文档
基于TS201与FPGA的信号处理系统
·摘要: 针对现代信号处理的数据量大和实时性高的特点,需要采用高速数字信号处理器及其他高速逻辑器件配合进行处理.基于高性能DSP TigerSHARC201和大规模FPGA STRATIX-EP1S10,提出了DSP和FPGA高速互联的异构系统体系结构,采用了LINK口的通信方式,实现了一种高速信号处理电路.
PLD技术与DSP应用的结合
· 摘要: 介绍PLD技术与DSP应用的结合.以Altera公司的Stratix系列芯片设计为例说明了这一技术性的结合带来的优点,主要有:缩短芯片的设计周期;提高设计灵活性;降低设计成本并大幅度提高系统性能.
自动语音记录系统(AVRS)的SOPC设计与实现
·摘要: 本文基于Altera公司的高性能Stratix器件,利用SOPC Builder、DSP Builder、Mat1ab和Simulink等软件设计实现了一种新型的自动语音记录系统(AVRS),实现了对多路电话的通话进行同期监控录音,可广泛应用于需要经常性语音记录的部门.
一种基于内插法符号同步电路的设计
· 摘要: 提出了一种新的符号同步电路结构,采用立方插值和O&M定时误差检测相结合的算法实现符号定时同步,并通过Altera DSP Builder完成该电路的设计、仿真和分析,将设计用Altera Stratix Ⅱ FPGA实现,应用在实际的接收机中,证明其能纠正1﹪的定时误差,工作时钟频率最高可达到130MHz.
基于IP集成的RS码+DQPSK系统设计
·摘要: 本文利用Altera公司开发的RS、NCO和FIR IP core以及Simulink、DSP_Builder中的模块快速搭建了一个RS(204,188)+DQPSK的低中频调制解调系统.分别在Simulink、Modelsim中验证了系统的功能,最后在Altera公司的Stratix Ⅱ EP2S60 DSP开发板中实现了该系统,并对系统进行了测试.试验结果表明DQPSK系
ChenMobius通信系统的FPGA硬件实现
自上个世纪九十年代以来,我国著名学者、现中国科学院院士、清华大学陈难先教授等人使用无穷级数的Mobius反演公式解决了一系列重要的物理学中的逆问题,开创了应用、推广数论中的Mobius变换解决物理学中各种逆问题的巧妙方法,其工作在1990年当时就得到了世界著名的《NATURE》杂志的高度评价。 华侨大学苏武浔教授等则把Mobius变换的方法应用于几种常用波形(包括周期矩形脉冲,奇偶对称方波和三角波
RS级联译码器并行帧同步算法及实现
针对卷积-RS 码级联译码器中的帧同步问题,提出了一种高速并行结构。该结构采用符号域同步算法替代传统的比特
域同步算法,克服了传统级联译码器中帧同步器的速率瓶颈。该算法使用多路并行相关,再由状态机根据各路相关结果进行同步
判断。设计中同时考虑了帧头容错和抗滑码功能。在Stratix II FPGA 上,该帧同步器结构的实现可以达到1.2 Gbit/s 以上的数据
处理速率。
基于FPGA的无线信道仿真器设计与实现
随着人们对无线通信需求和质量的要求越来越高,无线通信设备的研发也变得越来越复杂,系统测试在整个设备研发过程中所占的比重也越来越大。为了能够尽快缩短研发周期,测试人员需要在实验室模拟出无线信道的各种传播特性,以便对所设计的系统进行调试与测试。无线信道仿真器是进行无线通信系统硬件调试与测试不可或缺的仪器之一。 本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使
单载波均衡器的FPGA设计与实现
2006年8月30日,国家标准委发布了具有自主知识产权的中国数字电视地面广播传输系统标准——GB20600-2006《数字电视地面广播传输系统帧结构、信道编码和调制》。该标准突破性的取得了单、多载波调制技术的融合,具有系统性能好、频谱利用率高、可扩展性强等优点,能适应我国城乡不同应用的需求。 本文对国家标准的收端单载波调制模式进行了研究,并完成了单载波均衡器的FPGA设计与实现。该部分设计和实现的
基于FPGA的数字收发机信号处理
在3G移动通信网络建设中,如何实现密集城区的无线网络覆盖是目前基站的发展方向。目前网络覆盖理念的核心思想就把传统宏基站的基带处理和射频部分分离,分成基带处理单元和射频拉远单元两个设备,这样既节省空间、降低设置成本,又提高了组网效率。本文研究的数字收发机用于WCDMA基站系统的射频拉远单元中,实现移动通信网中射频信号的传输工作。 数字收发机主要由射频处理部分、模数/数模转换部分、数字上下变频处理部分
自动语音记录系统(AVRS)的SOPC设计与实现
本文基于Altera 公司的高性能Stratix 器件,利用SOPC Builder、DSP Builder、Matlab 和Simulink等软件设计实现了一种新型的自动语音记录系统(AVRS),实
PL4接口在FPGA中的设计与实现
介绍了利用Altera 公司的Stratix GX 系列FPGA 器件实现POS-PHY Level 4 接口<BR>协议的工作原理、设计思想和电路结构,并详细讨论了一种计算128 位数据的4 位对角