snr

共 96 篇文章
snr 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 96 篇文章,持续更新中。

这个Matlab程序实现了MAP算法-最大后验概率算法

这个Matlab程序实现了MAP算法-最大后验概率算法,同时包括对算法有:卷积编码、卷积解码,BPSK,AWGN。同时绘制它的误码率和SNR(信噪比)。

Alamouti PAPER space time code modulation , ber , snr

Alamouti PAPER space time code modulation , ber , snr

灰度图像的jpeg压缩处理

灰度图像的jpeg压缩处理,解压处理,以及信噪比SNR的计算

ber vs snr for awgn-rayleigh channel

ber vs snr for awgn-rayleigh channel

5扩32 扩频方法仿真 进行SNR估计 产生pn码 基带仿真

5扩32 扩频方法仿真 进行SNR估计 产生pn码 基带仿真

MT-013 评估高速DAC性能

ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)

声卡虚拟示波器

功能简介 虚仪声卡万用仪是一个功能强大的基于个人电脑的虚拟仪器。它由声卡实时双踪示波器、声卡实时双踪频谱分析仪和声卡双踪信号发生器组成,这三种仪器可同时使用。本仪器内含一个独特设计的专门适用于声卡信号采集的算法,它能连续监视输入信号,只有当输入信号满足触发条件时,才采集一幀数据,即先触发后采集,因而不会错过任何触发事件。这与同类仪器中常用的先采集一长段数据,然后再在其中寻找触发点的方式,即先采集后

SNR boost ADC

SNR boost是一种噪声成型技术,该技术能够改变量化噪声的频谱<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130314160343303.jpg" style="width: 568px; height: 274px;" /><br />

了解模数转换器的噪声、ENOB

<div> Abstract: Specifications such as noise, effective number of bits (ENOB), effective resolution, and noise-free resolution inlarge part define how accurate an ADC really is. Consequently, underst

LDPC码编码器FPGA实现研究

LDPC(低密度奇偶校验码)编码是提高通信质量和数据传输速率的关键技术。LDPC码应用于实际通信系统是本课题的研究重点。实际通信要求在LDPC码长尽量短、码率尽量高及硬件可实现的前提下,结合连续相位MSK调制,满足归一化信噪比SNR=2dB时,系统误码率低于10-4。根据课题背景,本文主要研究基于FPGA的LDPC编码器设计与实现。 LDPC码的编码复杂度往往与其帧长的平方成正比,编码复杂度大,成

基于DSPs和FPGA的通信信号调制识别方法研究

基于小波变换和神经网络理论,对非稳定、大信噪比(SNR)变化的通信信号进行有效的特征提取和分类,实现了通信信号调制方式的分类识别.首先,采用基于多分辨分析框架的Mallat快速算法提取离散细节作为特征采,实验得出db3小波非常适合作为特征提取小波,用小波变换大大压缩了通信信号特征矢量,提取的信号特征矢量64点;然后依据神经网络理论,分别采用BP网络作为分类器对通信信号调制识别分类.从计算机模拟实验

基于FPGA的ADC并行测试方法研究.rar

高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPG

基于FPGA的ADC并行测试方法研究

高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究

LTE系统中基带DAGC的应用研究及FPGA实现.rar

当今,移动通信正处于向第四代通信系统发展的阶段,OFDM技术作为第四代数字移动通信(4G)系统的关键技术之一,被包括LTE在内的众多准4G协议所采用。IDFT/DFT作为OFDM系统中的关键功能模块,其精度对基带解调性能产生着重大的影响,尤其对LTE上行所采用的SC_FDMA更是如此。为了使定点化IDFT/DFT达到较好的性能,本文采用数字自动增益控制(DAGC)技术,以解决过大输入信号动态范围所

matlab通信仿真psk误码分析

MATLAB仿真通信PSK误码分析,主要用来测试SNR从0到10时的系统性能-MATLAB simulation PSK communication error analysis

磁共振用超导磁体的磁场均匀性研究

随着生物工程及医学影像学的发展,磁共振成像在医学诊断学方面发挥着越来越重要的角色。磁场的均匀性是大型医疗设备——核磁共振(MRI)成像的理论基础,是评价该设备的一个重要的技术参数,磁场的均匀性分析也是电磁场理论分析的一个重要方向。良好、稳定的磁场均匀性对核磁共振图像的信噪比(SNR)的提高有重要的意义,同时也是饱和压脂序列实现的唯一条件。 该课题的主要内容是在介绍磁共振成像原理与磁共振超导磁体的超