quartusII
共 368 篇文章
quartusII 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 368 篇文章,持续更新中。
QuartusII8.0 Unix 和Linux按照指南
QuartusII8.0 Unix 和Linux按照指南
高级FPGA教学实验指导书-逻辑设计部分.pdf QuatusII5.0 是Altera 公司的最新产品。MaxplusII 是一套非常成功的PLD 开发软件
高级FPGA教学实验指导书-逻辑设计部分.pdf
QuatusII5.0 是Altera 公司的最新产品。MaxplusII 是一套非常成功的PLD 开发软件,
虽然QuartusII 已经推出了4 年,并且Altera 宣布不再对MaxplusII 进行升级,但至今仍
有非常多的工程师在使用MaxplusII。 Altera 在QuartusII 中允许将软件界面设置为
MaxplusI
语音采集,直接在QUARTUSII中打开调试.
语音采集,直接在QUARTUSII中打开调试.
MODELSIM的实验程序
MODELSIM的实验程序,在QUARTUSii中调用MODELSIM,实现仿真
3-8译码器地简单实现
3-8译码器地简单实现,采用QUARTUSii5.0环境编译
再来一个8051的内核(VHDL语言)
再来一个8051的内核(VHDL语言),绝对好用,直接添加到QuartusII 中即可!!大家可以分享一下阿
Quartus II SignalTap II说明文档
Quartus II SignalTap II说明文档,详细介绍了在quartusII中如何使用SignalTapII实现内部逻辑分析仪功能。
quartusII7.0license解码
quartusII7.0license解码
VHDL写的SCI接口。quartusII6.0的工程!
VHDL写的SCI接口。quartusII6.0的工程!
数字钟的程序
数字钟的程序,功能说明如下所示:
1.完成秒/分/时的依次显示并正确计数;
2.秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位;
3.定时闹钟:实现整点报时,通过语音设备来实现具体的报时;
4.时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整
5.可以选择使用12进制计时或者24进制计时。
使用QuartusII6.0编译仿真通过,语言使用的
基于FPGA的A/D转换 可以用quartusII仿真
基于FPGA的A/D转换
可以用quartusII仿真
8位加法器的实现
8位加法器的实现,仿真通过,并且包括仿真文件,在quartusii7.1下调试通过
出租车计费系统的源码
出租车计费系统的源码,包括仿真结果,用quartusii调通。
EPM1270和单片机的8080通讯接口
EPM1270和单片机的8080通讯接口,适合单片机与CPLD之间的高速通讯,verilog语言,QuartusII环境
quartusII13.0破解文件
quartusII13.0破解文件,亲测可用
Quartusii11.0
<span style="font-family:Verdana, Geneva, sans-serif;line-height:normal;white-space:normal;background-color:#F5F5F5;">Quartusii11.0套件安装说明</span>
这个给QuartusII初学者用的
这个给QuartusII初学者用的,里面很清楚的通过几个例子来告诉怎么运用QuartusII.
实验1:Quartus入门
实验2:简单的组合逻辑电路设计
实验3:七段数码管显示
实验4:BCD码显示及运
实验5:触发器和计数器
实验6:存储器的设计
实验7:基于DE2 的SOPC系统开发附录:
QuartusII用户指南
QuartusII用户指南,对于学习Altera公司FPGA的朋友,会有帮助!
用最少的CPLD资源,用Verilog在QuartusII7.1上实现的1280分频.
用最少的CPLD资源,用Verilog在QuartusII7.1上实现的1280分频.
QuartusII的使用教程PDF格式的
QuartusII的使用教程PDF格式的