maxplus
共 125 篇文章
maxplus 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 125 篇文章,持续更新中。
maxplus2元件库
本资源提供了一个全面的maxplus2元件库,包含了多种常用电子元件名称,是进行电路设计和仿真时不可或缺的宝贵资料。无论您是在学习数字逻辑设计的基础知识,还是在深入研究复杂的FPGA项目,这份完整的元件库都能为您的工作带来极大的便利。支持免费下载,确保每位工程师都能够轻松获取并立即应用于实际项目中,加速开发流程。
MaxPlus教程
MaxPlus教程,MaxPlus软件操作,对学习MaxPlus有很大帮助,是学习VHDL的好教程。
智力抢答器
利用VHDL语言编写程序,设计八选一智力竞赛抢答器。在maxplus2环境下进行仿真。EDA试验箱实现
maxplus2入门文本输入
maxplus2入门文本输入,给你最快的学习maxplus2的文本输入方法
MAXPLUS2使用指南.ppt
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【MAX+PLUS】->MAXPLUS2使用指南.ppt
MAXPLUS2.ppt
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【MAX+PLUS】->MAXPLUS2.ppt
MAX+PLUS_II_编程.pptx
此ppt为maplus的使用讲解,对正确认识maxplus有一定帮助
VHDL编码中面积优化探讨
VHDL 包含的语句非常丰富,不同的描述可以实现同样功能的电路,但可能在<BR>对资源的利用率上存在差异。根据应用MaxplusⅡ软件进行VHDL 语言代码编写的经验,<BR>结合相应实例,阐述有关V
基于maxplus2的设计
本设计是一个关于数字时钟的设计,具体的功能我已近忘记了,下了去看吧
altera大量技术问题答复
我的设计板上没把象GCLK2这样的管脚接地,在max3000a用MAXPLUS2原理设计中设计成内部接地可以吗?
Bill Yuan答复:GClk2是全局输入信号管脚,如果不用一定要接地,否则会引入噪声而是的芯片工作不稳定
基于FPGA的CCK调制技术的研究
本文以无线局域网IEEE 802.11b标准中的5.5Mbps和11Mbps这两种物理层高速数据传输速率的扩频调制方式——补码键控(CCK)调制为研究对象,对物理层传输原理及传输技术进行了较深入的分析;论述了补码序列;讨论了CCK调制的原理及其实现过程;将CCK调制与多元双正交键控(MBOK)调制进行了比较;应用MaxplusⅡ对CCK调制进行仿真,并对CCK调制性能作了简要的理论分析。 补码序列
MBOK扩频调制技术及基于FPGA的实现研究
本文首先对目前使用比较多的几种扩频调制方式:BPSK调制方式、QPSK调制方式、CCK调制方式、MBOK调制方式进行了介绍,并从误码率、处理增益、频带利用率等方面对它们进行了比较,重点讨论了MBOK调制方式的优越性能。然后研究了MBOK调制方式的扩频和解扩方案,包括高速数据进行串并转换、扩频、伪码同步、解扩等。最后,以Altera公司的MAXPLUSⅡ开发系统为平台,对系统的各个部分进行了模块
基于FPGA的CCK调制技术的研究.rar
本文以无线局域网IEEE 802.11b标准中的5.5Mbps和11Mbps这两种物理层高速数据传输速率的扩频调制方式——补码键控(CCK)调制为研究对象,对物理层传输原理及传输技术进行了较深入的分析;论述了补码序列;讨论了CCK调制的原理及其实现过程;将CCK调制与多元双正交键控(MBOK)调制进行了比较;应用MaxplusⅡ对CCK调制进行仿真,并对CCK调制性能作了简要的理论分析。 补码序列
基于FPGA的GPS相关器设计.rar
全球定位系统(GPS,Global Positioning System)导航卫星系统(NavigationSatellite System)是无线电通信技术、电子计算机技术、测量技术和空间技术相结合的高科技产物,GPS技术的研究对经济建设和国防建设具有重要的战略意义,其中相关器设计是GPS技术核心技术之一,也是影响接收机性能的重要因素。开展多通道相关器核心芯片设计研究,对提高GPS接收机的快捕能
基于FPGA的自适应滤波器设计与实现
自适应滤波器是统计信号处理的一个重要组成部分。在实际应用中,由于没有充足的信息来设计固定系数的数字滤波器,或者设计规则会在滤波器正常运行时改变,因此我们需要研究自适应滤波器。凡是需要处理未知统计环境下运算结果所产生的信号或需要处理非平稳信号时,自适应滤波器可以提供一种吸引人的解决方法,而且其性能通常远优于用常规方法设计的固定滤波器。此外,自适应滤波器还能提供非自适应方法所不可能提供的新的信号处理能
maxplus2crack
Altera公司的免费PLD开发软件Altera公司的免费PLD开发软件,界面与标准版的MaxplusII完全一样,只支持MAX7000和MAX3000系列器件,本身支持不复杂的VHDL和Verilog综合,软件较小
用matlab产生mif文件。(Altera的EDA软件
用matlab产生mif文件。(Altera的EDA软件,如maxplus,quartus等用到的初始化rom,ram等的文件格式)
3阶FIR
3阶FIR,输入位宽12BIT
ALTERA MAXPLUS II 及更高版本可打开
交通灯控制系统VHDL源码
交通灯控制系统VHDL源码,用VHDL语言、MAXPLUS2环境设计实现
maxplus环境下通过硬件实现存储器工作的原理展示
maxplus环境下通过硬件实现存储器工作的原理展示