kHz
共 887 篇文章
kHz 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 887 篇文章,持续更新中。
高达5.3KHz的多路信号转换到CS5180 A D转换器的两种技术
The CS5180 is a high-speed Delta-Sigma analogto-digital converter capable of a 400 ksamples/second o
数字电源DC-DC解决方案
数字电源DC-DC解决方案:主要特点<BR> PWM 输出频率1KHz-1MHz<BR> AD 采样频率12.51MHz<BR> 16 路高精度PWM,最高可达150ps(100MHz)<BR>
常用晶振频率表
消费类电子 1、电视主要用到的频率为:4.433619MHz,3.579545MHz,12.000MHz。DVD:16.9344MHz,27.000MHz。功放:4.500MHz,7.200MHz,12.288MHz。 音响:4.500MHz,7.200MHz。机顶盒:27.000MHz,13.500MHz,54.000MHz。遥控器:455E,4.000,MHz,32.768KHz。 2、空调主
基于FPGA的红外遥控电子密码锁的实现
本文介绍了一种基于现场可编程门阵列FPGA器件的电子密码锁的设计方法。重点阐述了红外遥控电子密码锁的整体架构设计;介绍了一种由PT2248作为发送器,MIM-R1AA 38KHZ红外一体化接收解调器作为接收器的红外遥控系统的构建方法;详细说明了如何运用EDA技术自顶向下的设计方法,来实现基于XILINX公司出品的Spartan-3E系列FPGA芯片的红外遥控解码、密码锁的解锁、密码修改、报警提示及
高速隔离放大器AD215
AD215是速度高达 120kHz 的高速隔离放大器,本文详细介绍了它的工作原理和性能指标及其在强干扰的工业环境下的电机控制和多路高速数据采集系统的应用。
单相有源滤波器控制系统的研究
现代家庭中单相供电的用电设备如电脑、电视机、冰箱等都具有非线性特性,都会产生谐波污染电网。本文针对这一现象研究了单相并联电压型有源电力滤波器(APF),设计了一个APF控制系统来产生与谐波电流大小相等方向相反的补偿电流,并使补偿电流实时地跟踪谐波电流,从而消除谐波电流达到净化电网。 本文对提出的APF控制系统从模拟和数字两个方面进行了深入的研究。 首先,设计了APF的主电路结构,确定了系统中电感电
简易发射机电路(本科试题)
<P>简易发射机电路(本科C题)<BR>设计并制作一简易发射机电路。示意图如图1 所示。</P>
<P>一、基本部分<BR>(1) 设计并制作调幅信号源(调制信号外加,其频率为100kHz
基于DSP和FPGA的激光加工控制系统研究
激光加工技术自问世以来已经得到了长足、飞速的发展,而和激光加工息息相关的运动控制技术已经成为提高激光加工品质的关键性技术之一。基于DSP和FPGA相结合的运动控制系统具有控制精度高、实时性好、抗干扰能力强等特点,是目前控制系统的主流。本文针对激光加工控制系统的特点,对应用于激光加工领域的控制系统进行了深入的研究,并对其硬件系统进行了设计。通过对可编程逻辑器件FPGA利用软件设计硬件的思想,实现了基
用超快速IGBT可取代100kHz变换器中的MOSFET
用超快速IGBT可取代100kHz变换器中的MOSFET
变电站绝缘子污秽在线监测系统的设计
采用长期实时监测运行中绝缘子污秽泄漏电流的方法来监测变电站绝缘子的污秽程<BR>度。所开发的泄漏电流传感器频带宽度为150 kHz, 且在100~ 5×105 LA 范围内具有足够的线性度; 基于工控
150KHz 2A Step-Down DC/DC Converter
<P>Applications<BR>􀁹 On-card switching regulators<BR>􀁹 Simple high efficiency step
无线电干扰与干扰处理
干扰指在射频(9KHz一3000GHz)频段内,可能对有用信号造成损害的无用信号或电磁骚扰。它可能对无线电通信系统的接收产生影响,如性能下降、误解或信息丢夫。当干扰危害无线电导航或其它安全业务的正常运行,或严重地损、阻碍,或一再阻断按规定正常开展的无线电业开时,这种干扰称为有害干扰。
摸屏控制器芯片的高精度低功耗ADC设计
在便携式电子类广:品中,触摸屏由于其轻便、占用空间少、方便灵活等优点,已经逐
渐墩代键盘,成为嵌入式计算机系统的输入设备。对丁便携式或者电池供电的电了设备要
求比较低的供电电压和比较小的功耗。触摸屏控制器芯片的核心电路是模数转换器
(ADC),因此高性能的ADC设计成为关注的难点。在保征芯片面积小的胁提下,设计出
高精度、低功耗的ADC足本设计的核心。逐次逼近式(SAR)ADC具有8—16
基于FPGA的DQPSK调制解调器研究与设计
本课题对DQPSK调制解调技术的FPGA实现进行了比较全面的研究,利用DQPSK调制技术实现了码速200Kbps的调制器。调制载频3.2MHz、带宽180KHz、带外抑制大于45dB,调制器设计达到预定要求。解调器硬件完成,软件未全部实现,但完成了CIC滤波器、载波跟踪环、位定时同步、并串转换等几个关键模块的设计。对解调器做了实验测试,验证了相关模块设计的正确性,解调器中重要的载波同步功能已能实现
改善纳米铁酸镧与高分子复合湿敏元件输出特性的神经网络方法及其FPGA实现
纳米铁酸镧与高分子制成复合材料湿敏元件.测量元件的灵敏度、湿滞特性、电容特性、阻抗特性、响应恢复时间特性、温度特性.其中测试电压为1V、测试频率为10Hz~100KHz、测试温度为5℃~30℃.结果表明,元件灵敏度较高,在相对湿度11%~97%范围内,元件的电阻变化了四个数量级,最大湿滞约为4%RH,测试频率在100Hz-10KHz范围内,具有较好的线性度,响应时间为90s,恢复时间为100s.温
10kW400kHz晶体管式高频电源
10kW400kHz晶体管式高频电源,主要是关于电源设计方面的内容
正弦信号发生器的设计与制作
制作一个正弦信号发生器的设计:(1)正弦波输出频率范围:1kHz~10MHz;<BR>(2)具有频率设置功能,频率步进:100Hz;<BR>(3)输出信号频率稳定度:优于10-2;<BR>(4)输出电
HT1380中文资料,pdf datasheet(串行时钟芯片)
H1380 是一个带秒分时日日期月年的串行时钟保持芯片每个月多少天以及闰年能自<BR>动调节HT1380 低功耗工作方式HT1380 用若干寄存器存储对应信息一个32.768KHz 的晶振校准时
基于DSP 的MPEGI 音频第三层编码算法的硬件实现
描述MPEGI 音频第三层编码(MP3)标准的实现算法;就其音频编码(44.1kHz 的采样频率)和语音编码(16kHz 的采样频率)算法的异同作比较;介绍基于DSP 的MP3 实时编码器。该MP3
性能优异的LCD驱动IC
AD1268A LCD驱动器
AD1268A LCD驱动器是美国AMID公司的产品,AMID公司总部设在得克萨斯州的奥斯汀,主要从事IC的设计和制造,并在得克萨斯州有自己的60nm的制造工厂.
主要描述:
·操作电压:2.4V-5.2V
·时钟源: 1.内部256kHz RC振荡器
2.外部32.768KHZ晶体
·可选的1/2或1/3偏置电压,可选择的2COM,3COM,4COM驱动