hirfl
共 8 篇文章
hirfl 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 8 篇文章,持续更新中。
基于DDS的波形发生器在HIRFL-CSR电源控制系统中的应用
文章介绍了一种以直接数字频率合成(DDS)技术为基础的波形发生器,设计了硬件电路,并给出了主要的电路原理图,给出了软件流程图和部分核心软件代码。该波形发生器应用在加速器磁铁电源控制系统中,用来产生控制
HIRFL-CSR真空控制系统的设计及其应用
介绍了以微控制器MSP430F149为核心设计的真空控制模块,给出了在HIRFL-CSR真空控制系统中的硬件电路和软件程序。通过RS485总线和Intranet实现了对模块连接的各种真空设备的实时远程
HIRFL—CSR 数字电源控制模块的设计
介绍了一种基于TMS320C6713 和FPGA 的数字电源控制模块,给出了模块的硬件组成<BR>和软件设计。该模块作为一种通用的控制平台,可以根据现场需要来设置相应的参数,实现直流/脉冲电源的控制。
HIRFL-CSR工程中的智能温度控制系统
本文介绍了以MSP430F149 单片机为核心的一个智能温度控制系统。介绍了如何利<BR>用MSP430F149 本身的优点并结合相关的外部电路实现键盘输入、实时监测、自动温度控<BR>制和调节的控制
基于FPGA的SDRAM控制器设计及应用.rar
在国家重大科学工程HIRFL-CSR的CSR控制系统中,需要高速数据获取和处理系统。该系统通常采用存储器作为数据缓冲存储。同步动态随机存储器SDRAM凭借其集成度高、功耗低、可靠性高、处理能力强等优势成为最佳选择。但是SDRAM却具有复杂的时序,为了降低成本,所以采用目前很为流行的EDA技术,选择可编程逻辑器件中广泛使用的现场可编程门阵列FPGA,使用硬件描述语言VHDL,遵循先进的自顶向下的设计
基于FPGA的SDRAM控制器设计及应用
在国家重大科学工程HIRFL-CSR的CSR控制系统中,需要高速数据获取和处理系统。该系统通常采用存储器作为数据缓冲存储。同步动态随机存储器SDRAM凭借其集成度高、功耗低、可靠性高、处理能力强等优势成为最佳选择。但是SDRAM却具有复杂的时序,为了降低成本,所以采用目前很为流行的EDA技术,选择可编程逻辑器件中广泛使用的现场可编程门阵列FPGA,使用硬件描述语言VHDL,遵循先进的自顶向下的设计
基于FPGA的SDRAM控制器设计及应用.rar
在国家重大科学工程HIRFL-CSR的CSR控制系统中,需要高速数据获取和处理系统。该系统通常采用存储器作为数据缓冲存储。同步动态随机存储器SDRAM凭借其集成度高、功耗低、可靠性高、处理能力强等优势成为最佳选择。但是SDRAM却具有复杂的时序,为了降低成本,所以采用目前很为流行的EDA技术,选择可编程逻辑器件中广泛使用的现场可编程门阵列FPGA,使用硬件描述语言VHDL,遵循先进的自顶向下的设计
基于FPGA的SDRAM控制器设计及应用
在国家重大科学工程HIRFL-CSR的CSR控制系统中,需要高速数据获取和处理系统。该系统通常采用存储器作为数据缓冲存储。同步动态随机存储器SDRAM凭借其集成度高、功耗低、可靠性高、处理能力强等优势成为最佳选择。但是SDRAM却具有复杂的时序,为了降低成本,所以采用目前很为流行的EDA技术,选择可编程逻辑器件中广泛使用的现场可编程门阵列FPGA,使用硬件描述语言VHDL,遵循先进的自顶向下的设计