h264
共 181 篇文章
h264 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 181 篇文章,持续更新中。
在TMS320DM642上实现H264的编解码器
帮助开发者快速上手在TMS320DM642平台上实现H264视频编解码,掌握嵌入式视频处理核心技术。适合需要优化音视频传输效率的工程师参考使用。
H264编码器在DM642平台上的优化
聚焦H264编码器在DM642平台的底层优化,涵盖算法加速与硬件特性适配,提供高效视频处理方案。
H264编解码C源码
适用于视频处理项目开发,提供完整的H.264编解码C源码,涵盖编码器与解码器实现,便于深入理解标准协议与优化性能,是嵌入式系统和多媒体应用的实用参考。
T264源码
国人开发的H264标准的C++(内嵌汇编)实现源码
H.264编解码手册
H.264编解码手册,这个是学习H264最最官方的资料。
code
H264视频解码程序,基于TI的DSP,TMS320DM6446
H264编码手册
对应H.264标准的编码器实现指南,是学习H.264编码器结构和实现的必读文献。
基于H264的数字视频水印算法研究
H.264 作为新一代视频编解码标准,具有压缩性能高、应用范
围广的优点,特别适合于低比特率下高质量视频服务。因此,基于H.264
标准的视频水印认证方案的研究具有重要意义。
YUV读取和显示程序
在vc中实现的YUV读取和显示程序,H264编解码
基于LINUX与H264的安全视频监控系统
· 摘要: 采用DSP TMS320C6711和ARM920T,设计并实现了支持H.264加密的安全视频监控系统.提出了一种将高级加密标准AES与H.264相结合的安全视频加密系统设计方案,并在ARM-Linux嵌入式平台下予以实现.解决了视频监控系统中视频数据保密等问题,并给出了改进加密算法的实验结果.
韩国移动电视的测试源样本(H264和AAC打包的)
·详细说明:韩国移动电视的测试源样本, 是H264和AAC打包的- South Korea moves the television the test source sample, is H264 and AAC packs
基于H.264的数字视频监控系统终端设计
·摘要: H.264出色的压缩性能是以计算复杂度的提高为代价,使用快速帧间预测模式选择算法是提高H264编码速率的一种有效方法.高速的DSP芯片TMS320DM642作为硬件平台更好的再次降低运行复杂度,使得H264编码器的应用得以实现.提出一种基于H.264编码标准的数字视频监控系统编码终端的设计,重点论述针对监控视频的编码压缩算法的改进和编码硬件平台的设计.
T264是中国在JM系列和X264的基础上寻找的新的H264编程途径
·文件列表: T264 ....\build ....\.....\bin ....\.....\...\1.yuv ....\.....\...\dec.yuv ....\.....\...\enconfig.txt ....\.....\...\foreman_qcif.YUV ....\....
my
h264压缩编码,有时间的话可以看看 ,有时间的话可以看看
基于FPGA的H264视频解码器的研究
近年来,随着宽带网络的普及和多媒体技术的发展,视频压缩编码技术成为人们研究的热点。由于编解码算法复杂度的提高,尤其是本文研究的H.264/AVC视频标准,需要处理的数据量很大,用一般的软件来实现会比较慢,而ASIC芯片价格...
H264视频编码技术研究及DSP实现
DSP硕士学位论文,对DSP相关产品的开发很有帮助
H264中运动算法的改进与DSP实现
DSP硕士学位论文,对DSP相关产品的开发很有帮助
H264视频帧内解码器的FPGA实现
H.264是2003年5月正式颁布的视频压缩标准,它采用了大量最新的视频编码技术,压缩效率和灵活性方面比先前的标准有了很大的提高,广泛应用在多媒体传输、存储等领域。<br> 本文研究反量化、反变换以及帧内预测等H.264帧内...
H264熵解码器的设计与FPGA实现
H.264视频标准应用于众多的消费类电子中,主要包括:MP4、手机电视、数字电视等。H.264的熵编码采用哥伦布编码和基于上下文的自适应变长编码 (Context-based Adaptive Variable Length Coding,CAVLC),其中CAVLC编码方式引...
H264视频编码器帧内预测系统设计
H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。
论