gal

共 249 篇文章
gal 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 249 篇文章,持续更新中。

F2.1中文教程.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->F2.1中文教程.pdf

altera datasheet.rar

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->altera datasheet.rar

3224.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->3224.ZIP

西门子S7-300和S7-400 梯形逻辑编程手册 164页 3.8M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->西门子S7-300和S7-400 梯形逻辑编程手册 164页 3.8M.pdf

AHDL.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->AHDL.ZIP

quartus_2.zip

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->quartus_2.zip

如何设计最优化的状态机.doc

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->如何设计最优化的状态机.doc

EAB_VHDL.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->EAB_VHDL.ZIP

fpga.rar

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->实验板资料->fpga.rar

MULTIP~1.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->MULTIP~1.ZIP

aterladownload.zip

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->aterladownload.zip

MACH可编程逻辑器件及其开发工具 369页 13.4M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->MACH可编程逻辑器件及其开发工具 369页 13.4M.pdf

LPM.PDF

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->LPM.PDF

期刊论文:基于DSP 的晶闸管全数字控制器

·论文摘要::利用DSP 功能强、运行速度快的特点,将数字触发器与数字调节器相结合进行综合设计,构成一种基于T 320F240 的闸管全数字控制系统;讨论了高精度晶闸管电压线性数字触发的方法,解决了控制量与输出量电压之间非线性问题;用软件实现同步信号的检测与主回路电压相序判别,使外围硬件结构更简单;提出用GAL器件实现输出脉冲分配的方法,可节省DSP 系统的

使用JTAG下载EPCS器件的方法.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->实验板资料->使用JTAG下载EPCS器件的方法.pdf

Apex_cam.zip

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->Apex_cam.zip

SOPC系统设计入门教程(邵舒渊等编).pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->SOPC系统设计入门教程(邵舒渊等编).pdf

xilinx用户说明

xilinx用户说明。FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。

synplicity教程.rar

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->synplicity教程.rar

其它.rar

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->实验板资料->其它.rar