flex10k

共 22 篇文章
flex10k 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 22 篇文章,持续更新中。

软件无线电中正交数字混频器的设计与硬件实现

·摘要:  由于DSP处理器等硬件水平的限制,目前的软件无线电实现方案大多采用数字上、下变频技术[1].正交数字混频是数字下变频器的首要任务.本文用EDA方法设计一个正交数字混频器,包括数控本振(NCO)和数字乘法器两部分.设计过程用到Altera的参数化模型库(LPM),并用MAX+PLUSII软件进行模拟仿真,最后在可编程器件FLEX10K上实现.  

如何用计算机打印口调试FPGA

介绍一种利用计算机打印口调试ALTERA的FLEX10K系列FPGA的方法.对于没有ALTERA的QUARTUS软件的设计者,该方法可以在一定程度上弥补MAX+PLUSIII软件没有SIGNALTAP逻辑分析功能的不足。

现场可编程逻辑门阵列(FPGA)技术的应用研究

现场可编程逻辑门阵列(FPGA)具有开发周期短、成本小、风险低和现场可灵活配置等优点,可以在更短的时间实现更复杂的功能,使得基于FPGA的开发平台的研究成为工业界和学术界日益关注的问题.基于FPGA的高集成度、高可靠性,可将整个设计系统下载于同一芯片中,实现片上系统,从而大大缩小其体积,因此以FPGA为代表的可编程逻辑器件应用日益广泛.在国外,FPGA技术发展与应用已达到相当高的程度;而在国内,F

数字图像监控系统解码芯片的设计及其FPGA实现

该文就多媒体信息的主体之一-图像信号的压缩和解压进行了分析,并结合实际课题所设计的数字图像监控系统对其中的图像解码过程进行了软硬件的实现.首先我们在ANALOG DEVICE公司的ADSP-2189上进行了解码系统的验证,就解码输出的质量进行了主观评价.通过软件仿真,我们还进一步得到了解码过程中,哪些指令占用较多的指令执行时间,哪些指令会成为硬件实现时的瓶颈.它为我们的FPGA优化设计提供了理论上

基于FPGA的计算机可编程外围接口芯片的设计与实现

随着电子技术和EDA技术的发展,大规模可编程逻辑器件PLD(Programmable Logic Device)、现场可编程门阵列FPGA(Field Programmable Gates Array)完全可以取代大规模集成电路芯片,实现计算机可编程接口芯片的功能,并可将若干接口电路的功能集成到一片PLD或FPGA中.基于大规模PLD或FPGA的计算机接口电路不仅具有集成度高、体积小和功耗低等优点

基于FLEX10K的虚拟仪器群中多段存贮计时仪

本文探讨在物理实验中以FLEX10K器件为虚拟计时核,在Windows9<BR>5/98下借助Delphi 5.0 实现仪器的操作界面,在PC机的智能控制下,完成外部多段连续时间的10-5精度存贮计时

基于FPGA的毫米波探测器信号处理系统设计.rar

在毫米波探测系统中,由于复杂多变的实际应用环境中存在大量的干扰及噪声,探测器与目标的交会姿态不能被完全预测,造成探测器获取目标回波产生奇异和变形,回波特征的稳定性变差,影响了目标的探测和识别,因此对探测器的回波进行有效的滤波处理是十分必要的。本文利用FPGA的高速可编程的特点进行FIR滤波器的设计来对探测信号中的干扰加以滤除。 本文的主要研究内容如下: 1、简述FIR数字滤波器的基本理论,以分布式

应用VHDL基于FPGA设计FIR滤波器

伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 FIR滤波器是数字信号处理中常用部件,它的最大优点在于:设计任何幅频特性时,可以具有严格的线性相位,这一点对数字信号的实时处理非常关键。 FPGA是常用的可编程器件,它所具有的查找表结构非常适用于实现实时快速可靠的

毫米波探测器信号处理系统

在毫米波探测系统中,由于复杂多变的实际应用环境中存在大量的干扰及噪声,探测器与目标的交会姿态不能被完全预测,造成探测器获取目标回波产生奇异和变形,回波特征的稳定性变差,影响了目标的探测和识别,因此对探测器的回波进行有效的滤波处理是十分必要的。本文利用FPGA的高速可编程的特点进行FIR滤波器的设计来对探测信号中的干扰加以滤除。 本文的主要研究内容如下: 1、简述FIR数字滤波器的基本理论,以分布式

:文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行 分析的基础上,给出了用FPGA[Field Programmable Gate

:文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行 分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。 最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。

设计并调试好一个VGA彩条信号发生器

设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。

这个文件包含了我前一段写的关于3~8电梯控制的4-5个程序!并且附有比较详细的注释.准确说这是一份课程设计报告.在最终版本的程序中对于FLEX10K系列器件只占用141个逻辑单元,频率可达60多Mhz

这个文件包含了我前一段写的关于3~8电梯控制的4-5个程序!并且附有比较详细的注释.准确说这是一份课程设计报告.在最终版本的程序中对于FLEX10K系列器件只占用141个逻辑单元,频率可达60多Mhz,选择CycloneII器件可达260多Mhz.因为包含了好几个程序,希望站长不要只安一个程序处理,能及时开通!

用verilog编写在FLEX10K上实现的简易CPU

用verilog编写在FLEX10K上实现的简易CPU

基于FLEX10K的频率计设计

基于FLEX10K的频率计设计,采用分层设计,顶层文件为GDF,其余为VHDL代码,有一定的参考价值。

altera FLEX10K FPGA datasheet

altera FLEX10K FPGA datasheet

设计并调试好一个能产生”梁祝”曲子的音乐发生器

设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬

介绍了Altera公司的器件

介绍了Altera公司的器件,详细说明了FLEX10K系列芯片

用FPGA实现的8点32 位FFT 处理器方案

:文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行\\\\\\\\r\\\\\\\\n分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。\\\\\\\\r\\\\\\\\n最后在Altera 公司FLEX10K系列FPGA

数字图像监控系统解码芯片的设计及其FPGA实现

该文就多媒体信息的主体之一-图像信号的压缩和解压进行了分析,并结合实际课题所设计的数字图像监控系统对其中的图像解码过程进行了软硬件的实现.首先我们在ANALOG DEVICE公司的ADSP-2189上进行了解码系统的验证,就解码输出的质量进行了主观评价.通过软件仿真,我们还进一步得到了解码过程中,哪些指令占用较多的指令执行时间,哪些指令会成为硬件实现时的瓶颈.它为我们的FPGA优化设计提供了理论上

基于FPGA的计算机可编程外围接口芯片的设计与实现

随着电子技术和EDA技术的发展,大规模可编程逻辑器件PLD(Programmable Logic Device)、现场可编程门阵列FPGA(Field Programmable Gates Array)完全可以取代大规模集成电路芯片,实现计算机可编程接口芯片的功能,并可将若干接口电路的功能集成到一片PLD或FPGA中.基于大规模PLD或FPGA的计算机接口电路不仅具有集成度高、体积小和功耗低等优点