emif
共 76 篇文章
emif 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 76 篇文章,持续更新中。
TMS 6701最小系统
涵盖TMS6701最小系统的完整配置与实现,包含中断设置、EMIF接口等核心模块,适用于CCS3.3开发环境,可作为嵌入式系统开发的可靠起点。
DSP C2000
掌握TMS320C28x系列DSP的关键技术,包括F2812的存储器、EMIF接口及片内设备,以及McBSP接口与操作。这份培训材料经过多个项目实践验证,直接适用于生产环境,帮助你快速上手并优化系统性能。
基于FPGA的微小型导航计算机数据采集系统设计
· 摘要: 提出了以高性能DSP为核心,由FPGA构成主要外部输入输出接口的导航计算机方案,并重点对由FPGA构成的ADC采样控制器进行了设计.处理器DSP只需通过EMIF接口访问FPGA中的FIFO即可进行数据接收.FPGA设计采用VHDL语言描述,并利用Quartus2 4.0对设计方案进行了仿真,仿真结果表明该设计是有效的.同时,本文也简述了DSP和FPGA接口的软硬件
TMS320C6211DSP的二次引导研究与实现
· 摘要: 介绍了TMS320C6211型DSP通过EMIF接口外挂FLASH的ROM自举引导方式以及硬件连接原理图,描述了EMIF在和不同类型及位宽的存储器接口时相应的读写方式,给出了SST29LE010型FLASH芯片的编程指令以及系统编程方法,在此基础上介绍了用户如何自己完成COFF格式文件到二进制文件的转化,剖析了DSP上电后引导的过程,给出了编写DSP上电后的二次引
基于dMAX的C6727B并行数据传输设计
· 摘要: 介绍基于C6727B的并行数据传输系统的设计,利用其内部的dMAX模块,可以处理来自外部的2个中断,实现从HPI接口和EMIF接口并行传输数据,在数据传输时无需CPU参与;由于并行数据传输存在优先级和总线仲裁,还介绍了多个事件的优先级处理和总线申请问题。基于dMAX的并行数据传输系统使得DSP数据传输效率显著提高,可满足高速实时数据处理系统的需求.
实时图像采集系统的DMA通道设计
·摘要: 将数字图像数据实时传送到DSP系统中进行处理,可采用多种方法完成;为了保证数字图像数据采集和处理的实时性,提出-种利用FPGA和一定容量的SRAM的DMA实现方法,通过以状态机为核心的逻辑控制实现一种大容量的组合式的FIFO作为DMA与外部数据传输的通道,整个通道通过DSP的EMIF接口实现与DMA控制器无缝接口,提高了DSP与外部数据交换的速度,适用于DSP和FPGA为主要
基于DSP和FPGA的1553B总线接口电路设计
·摘要: 文章对1553B总线接口系统进行深入的研究,采用DSP+FPGA技术设计了总线接口系统;DSP和FPGA之间采用EMIF接口进行通信,DSP实现数据控制,FPGA实现1553B通信协议;通过DSP的RS232接口连接PC机对系统进行测试,通过测试系统能实现1553B总线的3种工作模式;该系统的控制结构简单,可靠性高,扩展性好,具有一定的通用性.
基于SDRAM的DSP片外高速海量存储系统设计
· 摘要: 介绍了使用同步动态RAM(SDRAM)扩展(TMS320C6201 DSP系统外部存储空间的设计方法,讨论了C6201的EMIF(Extermal Memory Interface)与SDRAM的硬件接口实现并给出配置程序.而且详细介绍了基于IS42SI6400SDRAM芯片的某数字信号处理系统DSP片外高速大容量同步存储系统的具体实现方案.  
利用FIFOs实现USB与DSP的高速数据传输
· 摘要: 利用两片SN74V245实现了TMS320C6201与EZ-USB FX2LP系列芯片CY7C68013A的连接,介绍了TMS320C6201的外部存储接口(EMIF)和CY7C68013A的通用可编程接口(GPIF)以及它们与SN74V245的连接方案,深入研究了GPIF的波形描述符编写和固件程序开发.
TMS320C6000系列DSP的Flash启动设计
· 摘要: 对TMS320C6000系列DSP的几种启动加载方案中的EMIF加载方式进行较详细的分析.然后以TMS320C6713 DSP为例,提出一种在主程序中直接烧写Flash的办法,并与常用的FlashBurn工具进行比较.实验证明,本DSP启动加载方案易于实现,比传统的方法使用更为方便、可靠.
基于FPGA+多DSP的JPEG2000星载遥感图像压缩实现方案
·摘要: 为了满足星载遥感图像压缩的实时性需求,以及最大程度地发挥硬件功效,提出了一种高效的JPEG2000星载遥感图像压缩实现方案.借助流水线和SPMD(Single Program Multiple Data)并行思想,建立了JPEG2000压缩算法实现方案的体系结构,并搭建了基于FPGA和4 DSP的硬件平台.FPGA与4个DSP以独立方式通过EMIF接口相连,数据传输基于抢先式
TMS320C64xx系列DSP的PDT传输
· 摘要: PDT传输是C64系列DSP很有特色的一种数据传输方式.在介绍C64xx系列数字信号处理器EMIF接口的基础上,介绍了PDT传输的概念、操作、接口设计和时序关系,最后给出了应用PDT传输的设计要点.
TMS320C61416_EMIF_总线下双FPGA加载设计
·摘要: 在对FPGA配置比特流文件时序进行分析的基础上,用常用的Flash ROM替代FPGA专用配置芯片,通过DSP外部高速EMIF总线,在Slave SelectMAP配置模式下实现双FPGA上电加载软硬件设计,解决了系统成本造价高的问题.该设计已成功运用于某公司的一款软件无线电平台中,现已投放市场.
基于FPGA和DSP的并行数据采集系统的设计
·摘要: 在双模信号处理和补偿装置的设计中,提出了一种高速、并行、多通道、可扩展的数据采集方案.该方案将FPGA映射到DSP EMIF的一段地址空间,用FPGA完成数模、模教转换芯片的时序控制和转换数据的缓存.DSP通过对FPGA的访问,间接控制A/D芯片完成对多输入模拟信号的并行采集.本文着重介绍了数据采集系统的设计思想,实现A/D,D/A芯片控制的FPGA各个功能模块和FPGA的仿
使用EMIF将XilinxFPGA与TIDSP接口
本应用指南使用外部存储器接口 (EMIF) 实现了Xilinx FPGA 到 TexasInstruments 数字信号处理器 (DSP) 平台的几种连接。
基于SDR平台下双FPGA加载的软硬件设计
随着当今变化的市场,产品是否便于现场升级,是否便于灵活使用已成为产品能否进入市场的一个关键因素。在这种背景下,Xilinx公司的基于SRAM LUT结构的FPGA器件得到了广泛的应用。虽然这些器件应用广泛,但由于其内部采用SRAM工艺,且SRAM的易失性,每次系统上电时,必须重新配置数据,即ICR(In-Circuit Reconfigurability),只有在数据配置正确的情况下系统才能正常工
C8051F02X外部存储器接口和I/O端口配置
介绍美国Cygnal公司生产的C8051F02X系列单片机的外部存储器接口、I/O端口配置方法和有关注意的问题; 在此基础上列举两个关于EMIF、I/O 的配置应用。
利用FIFOs 实现USB 与DSP 的高速数据传输
利用两片SN74V245实现了TMS320C6201与EZ-USB FX2LP系列芯片CY7C68013A的<BR>连接,介绍了TMS320C6201的外部存储接口(EMIF)和CY7C68013A的
基于DSPFPGA的嵌入式视频采集系统设计.rar
图像采集在数字图像处理、图像识别等领域有着十分广泛的应用。本文采用DSP+FPGA的主从处理器架构,设计实现了一款低成本、低功耗、高实时性的嵌入式视频采集卡。 本文首先对嵌入式采集系统的特点,以及DSP和FPGA在图像处理中的各自优点进行了分析,并提出了具体的硬件设计方案。系统采用TMS320VC5509A作为主处理器,利用自身的I2C总线完成了对视频采集芯片SAA7111A的初始化配置,使用EM
基于DSP和FPGA导航计算机硬件电路研究与设计.rar
为适应组合导航计算机系统的微型化、高性能度的要求,拓宽导航计算机的应用领域,本文设计出一种基于浮点型DSP(TMS320C6713)和可编程逻辑阵列器件(FPGA: EP1C12N240C8)协同合作的导航计算机系统。 论文在阐述了组合导航计算机的特点和应用要求后,提出基于DSP和FPGA的组合导航计算机系统方案。该方案以DSP为导航解算处理器,由FPGA完成IMU信号的采集和缓存以及系统控制信号