dram
共 70 篇文章
dram 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 70 篇文章,持续更新中。
内存的原理和时序
内存的原理和时序,很好的基础知识理解,深入浅出的说明,看看就知道咋回事啦。SDRAM、DDR、DDR-Ⅱ、Rambus_DRAM
DRAM應用及DDR3 介紹
DRAM应用及DDR3 介紹..............................................
MCS-96系列单片机外扩大容量数据存储
该文提出了在MCS-96系列单片机中外扩SRAM和DRAM大容量数据存储器的基本思想,介绍了采用DRAM作为大容量数据存储器时对其进行软件和硬件刷新的方法。
ROM、SDRAM、RAM、DRAM、SRAM、FLASH的区别
ROM、SDRAM、RAM、DRAM、SRAM、FLASH的区别
MT48LC16M16 pdf
DRAM spec. and schematic package.
Sd_cnfg.vsd
Sd_cnfg.vsd
Introduction
Synchronous DRAMs have become the memory standard in many designs. They provide substantial advances in
DRAM performance. They synchronously burst data at clock speeds pres
Sd_sig.vsd
Sd_sig.vsd
Introduction
Synchronous DRAMs have become the memory standard in many designs. They provide substantial advances in
DRAM performance. They synchronously burst data at clock speeds prese
DRAM和DSP成半导体市场增长发动机
·DRAM和DSP成半导体市场增长发动机
AL422B
The AL422B consists of 3M-bits of DRAM, and is configured as 393,216 words x 8 bit FIFO (first
in first out). The interface is very user-friendly since all complicated DRAM operations are already
ma
DSP与海量存储器的接口技术
·摘要: 在分析DSP芯片TMS320F206存储结构的基础上,解决TMS320F206与海量SRAM、FLASH和DRAM的接口设计问题;比较三种海量存储器在DSP系统中应用的优缺点,并给出一个应用实例.
DRAM与SRAM和SDRAM说明
DRAM与SRAM和SDRAM说明,学习嵌入式所必须了解的东东^_^
深入了解内存
内存知识介绍,介绍了存储原理、RAM模块基础、DRAM读取过程。电子书。
SDR SDRAM Controller
<P>SDR SDRAM Controller</P>
<P>Synchronous DRAM (SDRAM) has become a mainstream memory of choice in
PC133 同步动态RAM新增功能
Over the past several years, the DRAM industry has seen rapid<BR>acceptance of synchronous memory as
基于FPGA的SDRAM控制器设计及应用.rar
在国家重大科学工程HIRFL-CSR的CSR控制系统中,需要高速数据获取和处理系统。该系统通常采用存储器作为数据缓冲存储。同步动态随机存储器SDRAM凭借其集成度高、功耗低、可靠性高、处理能力强等优势成为最佳选择。但是SDRAM却具有复杂的时序,为了降低成本,所以采用目前很为流行的EDA技术,选择可编程逻辑器件中广泛使用的现场可编程门阵列FPGA,使用硬件描述语言VHDL,遵循先进的自顶向下的设计
基于Spartan3FPGA的DDR2SDRAM存储器接口设计.rar
内部存储器负责计算机系统内部数据的中转、存储与读取,作为计算机系统中必不可少的三大件之一,它对计算机系统性能至关重要。内存可以说是CPU处理数据的“大仓库”,所有经过CPU处理的指令和数据都要经过内存传递到电脑其他配件上,因此内存性能的好坏,直接影响到系统的稳定性和运行性能。在当今的电子系统设计中,内存被使用得越来越多,并且对内存的要求越来越高。既要求内存读写速度尽可能的快、容量尽可能的大,同时由
基于FPGA实现的带有减小DRAM写延迟的Cache的DDR2控制器的设计.rar
随着Internet技术和应用的飞速发展,网络性能的需求不断增加,一方面,网络应用对安全网关设备的性能要求越来越高,另一方面,安全网关类产品应用越来越广泛,从典型的防火墙扩展到UTM、IPS等等。这些应用即有强大丰富的报文分析和流量分析功能,也需要对经过本设备的流量进行高效的转发处理,从安全网关类产品的共性来看,他们虽然应用场景各异,但都需要有强大的CPU处理能力来同时保证分析工作和转发工作,而C
Mobile_DRAM_Altera_MAX_II_CPLD_Design_Example.zip
Mobile SDRAM Interface Using MAX II CPLDs
基于FPGA的SDRAM控制器设计及应用
在国家重大科学工程HIRFL-CSR的CSR控制系统中,需要高速数据获取和处理系统。该系统通常采用存储器作为数据缓冲存储。同步动态随机存储器SDRAM凭借其集成度高、功耗低、可靠性高、处理能力强等优势成为最佳选择。但是SDRAM却具有复杂的时序,为了降低成本,所以采用目前很为流行的EDA技术,选择可编程逻辑器件中广泛使用的现场可编程门阵列FPGA,使用硬件描述语言VHDL,遵循先进的自顶向下的设计
DDR2SDRAM存储器接口设计
内部存储器负责计算机系统内部数据的中转、存储与读取,作为计算机系统中必不可少的三大件之一,它对计算机系统性能至关重要。内存可以说是CPU处理数据的“大仓库”,所有经过CPU处理的指令和数据都要经过内存传递到电脑其他配件上,因此内存性能的好坏,直接影响到系统的稳定性和运行性能。在当今的电子系统设计中,内存被使用得越来越多,并且对内存的要求越来越高。既要求内存读写速度尽可能的快、容量尽可能的大,同时由