ddr

共 431 篇文章
ddr 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 431 篇文章,持续更新中。

DDR2控制器IP的设计与FPGA实现.rar

DDR2 SDRAM是目前内存市场上的主流内存。除了通用计算机系统外,大量的嵌入式系统也纷纷采用DDR2内存,越来越多的SoC系统芯片中会集成有DDR2接口模块。因此,设计一款匹配DDR2的内存控制器将会具有良好的应用前景。 论文在研究了DDR2的JEDEC标准的基础上,设计出DDR2控制器的整体架构,采用自项向下的设计方法和模块化的思想,将DDR2控制器划分为若干模块,并使用Verilog HD

高速实时信号处理系统的FPGA软件设计与实现.rar

随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几

基于FPGA的图像处理平台及3D加速引擎的设计.rar

3D加速引擎是3D图形加速系统的重要组成部分,以往在软件平台上对3D引擎的研究,实现了复杂的渲染模型和渲染算法,但这些复杂算法与模型在FPGA上综合实现具有一定难度,针对FPGA的3D加速引擎设计及其平台实现需要进一步研究。 本文在研究3D加速引擎结构的基础上,实现了基于FPGA的图像处理平台,使用模块化的思想,利用IP核技术分析设计实现了3D加速管道及其他模块,并进行了仿真、验证、实现。 图像处

DDR布线规范.rar

DDR,SDRAM原理介绍、相关信号线介绍及时序,附各图片。

基于FPGA的SATA2接口视频采集系统设计.rar

随着通信技术、多媒体与计算视觉技术的快速发展,越来越多的应用系统不仅要求传输与处理那些事先存储下来的图像数据,更重要的是能够获取动态的图像信息,并能对这些信息进行实时处理。因此,如何实时的采集、处理数字视频数据就成为这些应用系统中新的重要环节。 @@ 本课题结合现有的各种视频传输系统,在综合分析了各种传输接口的速度要求、实现成本、适用性等指标的基础上,考虑采用SATA2作为传输接口,并以DDR2

数字成像领域中基于FPGA的图像电子防抖技术的研究与实现.rar

随着图像复原理论的不断丰富以及大规模集成电路技术的飞速发展,数码相机的防抖系统逐步开始由传统的机械式转变为电子式。同时,由于良好的实时性及稳定性,基于硬件实现的图像电子防抖系统得到了人们越来越多的肯定,它也推动了专用图像电子防抖芯片的发展。针对数码相机电子防抖系统高实时性、强稳定性的设计要求,开发高效率、高稳定性能的专用处理芯片具有十分重要的意义。本文以抖动模糊图像为处理对象,以单芯片大容量现场可

基于mipi接口的背照式cmos数字影像系统的研究

<p>MIPI(移动产业处理器接口)包含了一套协议和标准,以满足图像子系统、存储子系统、无线子系统、电源管理子系统和低带宽子系统独特的要求,是CMOS图像传感器一个很好的搭配选择.CMOs图像传感器将整个图像系统集成在一块芯片上,具有体积小、重量轻、功耗低、编程方便、易于控制等优点.</p><p>论文挑选对三百万摄像头作单独的研究,采取MIPI接口的CMOS摄像头来取代传统的并行接口摄像头。通过摄

基于xilinx ml605开发板的一个DDR3参考设计

<p>基于xilinx ml605开发板的一个DDR3参考设计</p><p><img src="/uploads/pic/dd/4dd/90aaf890ae044742ccfff8508ad294dd-1.png" alt="基于xilinx ml605开发板的一个DDR3参考设计" title="基于xilinx ml605开发板的一个DDR3参考设计"></p>

针对于Virtex5 FPGA的DDR2读写测试的完整工程

<p>针对于Virtex5 FPGA的DDR2读写测试的完整工程</p><p><img src="/uploads/pic/7a/b7a/5995c0fd0bff2b5a91ccc78f7dfbeb7a-1.png" alt="针对于Virtex5 FPGA的DDR2读写测试的完整工程" title="针对于Virtex5 FPGA的DDR2读写测试的完整工程"></p>

基于SPARTAN 6 的DDR3的实现

<p>&nbsp;基于SPARTAN 6 的DDR3的实现&nbsp;基于SPARTAN 6 的DDR3的实现</p><p><img src="/uploads/pic/0f/70f/50cef381fb06b03ff70eb61c148f770f-1.png" alt="基于SPARTAN 6 的DDR3的实现" title="基于SPARTAN 6 的DDR3的实现"></p>

基于Xilinx fpga的ddr2 控制器设计方法

<p>基于Xilinx fpga的ddr2 控制器设计方法</p><p><img src="/uploads/pic/20/620/b0ed1e02c8f44cd3d7d9c4b22f24d620-1.png" alt="基于Xilinx fpga的ddr2 控制器设计方法" title="基于Xilinx fpga的ddr2 控制器设计方法"></p>

使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器

<p>使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器</p><p><img src="/uploads/pic/f7/df7/0f0f4a433f45e035e7932640ad6c6df7-1.png" alt="使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器" title="使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器"></p>

DDR_SDRAM_verilog.rar

DDR SDRAM控制器verilog代码及中文说明文档,注释非常详细。

verilog hdl coding DDR sdram control for fpga

<p>verilog hdl coding DDR sdram control for fpga<img src="/uploads/pic/21/721/e76316e4dce9422322deb15662798721-1.png" alt="verilog hdl coding DDR sdram control for fpga" title="verilog hdl coding DDR

TIOMAP3530评估套件DevKit8000.rar

基于TI双核处理器OMAP3530评估套件DevKit8000,ARM Cortex-A8内核,TMS320C64x+ DSP内核、256MB DDR SDRAM,256MB NAND FLASH,丰富的外设资源,另有配套的仿真器。

基于FPGA和CPCI的中频波形显示控制技术研究.rar

被动雷达系统本身不发射电磁波,完全是被动工作方式,具有很强的隐蔽性和威慑力,随着科技的发展,雷达电子战发展到了一个新的阶段,被动雷达系统在军用任务中扮演着越来越重要的角色,日益受到各国的广泛关注。 中频波形实时显示是被动雷达系统显示技术中的一项重要内容,对中频波形实时显示控制技术进行研究,在工程应用中具有现实意义。本文正是结合实际要求和现有的技术条件,提出了一种高存储的中频波形实时显示控制系统的硬

基于FPGA的通用实时信号处理系统的硬件设计与实现.rar

近年来,以FPGA为代表的数字系统现场集成技术取得了快速的发展,FPGA不但解决了信号处理系统小型化、低功耗、高可靠性等问题,而且基于大规模FPGA单片系统的片上可编程系统(SOPC)的灵活设计方式使其越来越多的取代ASIC的市场。传统的通用信号处理系统使用DSP作为处理核心,系统的可重构型不强,FPGA解决了这一问题,并且现有的FPGA中,多数已集成DSP模块,结合FPGA较强的信号并行处理特性

基于FPGA的HDMI显示系统的设计与实现.rar

伴随着多媒体显示和传输技术的发展,人们获得了越来越高的视听享受。从传统的模拟电视,到标清、高清、全高清。与显示技术发展结伴而行的是显示接口技术的发展,从模拟的AV端子,S-Video和VGA接口,到数字显示的DVI接口,技术上经历了一个从模拟到数字,从并行到串行,从低速到高速的发展过程。 HDMI是最新的高清晰度多媒体接口,它的规范由Silicon Image等七家公司提出,具有带宽大,尺寸小,传

基于FPGA与DDR2-SDRAM的高速实时数据采集系统的设计与实现.rar

数据采集处理技术是现代信号处理的基础,广泛应用于雷达、声纳、软件无线电、瞬态信号测试等领域。随着信息科学的飞速发展,人们面临的信号处理任务越来越繁重,对数据采集处理系统的要求也越来越高。近年来FPGA由于其设计灵活性、更强的适应性及可重构性,结合SDRAM的高速、大容量、价格优势,在设计高速实时数据采集系统时受到了广泛的关注。 本课题重点研究了基于FPGA与DDR2-SDRAM的高速实时数据采集系

ddr2原理图.rar

DDR2 内存条的原理图