builder

共 1,048 篇文章
builder 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1048 篇文章,持续更新中。

基于IP集成的RS码+DQPSK系统设计

·摘要:  本文利用Altera公司开发的RS、NCO和FIR IP core以及Simulink、DSP_Builder中的模块快速搭建了一个RS(204,188)+DQPSK的低中频调制解调系统.分别在Simulink、Modelsim中验证了系统的功能,最后在Altera公司的Stratix Ⅱ EP2S60 DSP开发板中实现了该系统,并对系统进行了测试.试验结果表明DQPSK系

基于DSP_Builder的高精度高斯白噪声发生器的设计

·基于DSP_Builder的高精度高斯白噪声发生器的设计

Matlab_simulink在FPGA设计中的应用

·摘要:  文中首先分析了MATLAB/Simulink中DSP Builder模块库在FPGA设计中优点,然后结合FSK信号的产生原理,给出了如何利用DSP Builder模块库建立FSK信号发生器模型,以及对FSK信号发生器模型进行算法级仿真和生成VHDL语言的方法,并在modelsim中对FSK信号发生器进行RTL级仿真,最后介绍了在FPGA芯片中实现FSK信号发生器的设计方法.&

SOPC_Builder_Nios学习经验总结

SOPC_Builder_Nios学习经验总结,学习fpga的不要错过哦,很值得一看哦^_^

压力机群控系统的设计

文章详细介绍了压力机群控系统的实现,主要任务包括了上位机监控软件的开发、硬<BR>件电路的设计和下位机的编程。系统上位机采用c++ Builder6.0 来进行监控程序的开<BR>发,压力机群整个网络

基于PComm的串口通信实现

本文以PComm 通信软件为基础,以C++Builder 为开发平台,详述了多通道实<BR>时串行通信的操作、多线程等方法。<BR>关键词:C++Builder,PComm,串口通信,多线程<BR>A

EDSL系统中自适应MQAM调制器的研究

以太数字用户线(Ethernet Digital Subscriber Line,EDSL)结合了两大通信技术(DSL和Ethernet)的精华,可以在双绞线上实现高速的数据传输,有效的解决了通信网络中的“最后一公里”问题。为了实现高质量的数据传输,EDSL使用了自适应调制技术,它通过研究信道的信噪比(SNR)等参数动态地改变调制方式,从而有效地改善误比特率和提高信息传输速率。 本文的主要研究对象

Borland C++ builder 60

Borland C++ Builder Compiler 是一个BC 编译器。它是用来优化BC 开发系统的工具。它包括最后版本的ANSI/ISO C++ 语言的支持,包括RTL,C++ 的STL框架结构支持

eVC4.00

安装eVC4和Service Pack(最终版本为SP4) 3. 安装SDK 4. 安装WINCE 5.0. 注意事项 1. 安装WinCE 5.0 with Platform Builder 需要系统里面已经安装

基于FPGA的函数信号发生器的设计

用DSP Builder实现函数信号发生器,与其它软件相比,它更简单明了,可以直接生成VHDL语言,不用编写。

VictorIdeVcl_b105

1.ImButton: 动态效果的按钮控件,可设置各种外观风格,鼠标感应变色,可插入位图, 并且可支持图像动画效果,也有自画事件可自己处理外观。 2.ValidateEdit: 可限制输入内容的输入框, BCB 自带的 TMaskEdit 有很多不方便的地方 我仍然怀念没有 Builder 之前的 Borland C++ 中的 ValidateEdit, 可限制输入整数、 浮点数、或者自己任意规定

EditMoneybpk

C++Builder中用到的输入金额的控件,该控件会检查输入字符,只允许输入数字和小数点,当小数点前面的数字满三位(该值为控件的属性,可设置)时自动添加逗号。-

仿实装的多功能模拟训练系统设计

本文介绍了针对某武器系统在完全仿实装硬件平台上,用C++ Builder语言制作集模拟作战、测试、维护、故障查询等多项功能为一体的模拟训练系统的设计方法。<BR>某武器系统已大量装备我军,由于其武器系

基于CB的DirectX程序开发方法研究

为了实现利用C++ Builder 编程语言开发DirectX 程序的目的,本文通过对C++ Builder<BR>及DirectX 的相应特点介绍分析,提出和实现了用该语言完成DirectX 的方法

Matlab/simulink在FPGA设计中的应用

文中首先分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,<BR>然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信

自动语音记录系统(AVRS)的SOPC设计与实现

本文基于Altera 公司的高性能Stratix 器件,利用SOPC Builder、DSP Builder、Matlab 和Simulink等软件设计实现了一种新型的自动语音记录系统(AVRS),实

海事卫星突发信号位同步检测

码元定时恢复(位同步)技术是数字通信中的关键技术。位同步信号本身的抖动、错位会直接降低通信设备的抗干扰性能,使误码率上升,甚至会使传输遭到完全破坏。尤其对于突发传输系统,快速、精确的定时同步算法是近年来研究的一个焦点。本文就是以Inmarsat GES/AES数据接收系统为背景,研究了突发通信传输模式下的全数字接收机中位同步方法,并予以实现。 本文系统地论述了位同步原理,在此基础上着重研究了位同步

基于FPGA的调制解调器

当今电子系统的设计是以大规模FPGA为物理载体的系统芯片的设计,基于FPGA的片上系统可称为可编程片上系统(SOPC)。SOPC的设计是以知识产权核(IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的EDA工具进行的。 本文在介绍了FPGA与SOPC相关技术的基础上,给出了SOPC技术开发调制解调器的方案。在分析设计软件Matlab/DSP(Digital Signal Pr

基于FPGA的便携式振动频谱分析仪

该论文基于NIOS Ⅱ软核处理器和Altera的FPGA技术,设计了一种便携式的振动频谱分析仪,用于旋转机械的故障监测和诊断。以SOPC技术为手段,将信号采集和信号处理电路通过可编程片上系统来实现,其特点是将对ADC的控制、数字信号的滤波、快速傅立叶变换的设计,通过FPGA芯片集成在一起,以NIOS Ⅱ来完成32位CPU的状态控制功能。工程机械、汽车车辆中都存在诸如发动机类的旋转机械,这类设备的异

基于FPGA的JPEG实时图像编解码系统

JPEG是联合图像专家组(Joint Picture Expert Group)的英文缩写,是国际标准化组织(ISO)和CCITT联合制定的静态图像压缩编码标准。JPEG的基于DCT变换有损压缩具有高压缩比特点,被广泛应用在数据量极大的多媒体以及带宽资源宝贵的网络程序中。 动态图像的JPEG编解码处理要求图像恢复质量高、实时性强,本课题就是针对这两个方面的要求展开的研究。该系统由图像编码服务器端和