builder

共 1,048 篇文章
builder 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1048 篇文章,持续更新中。

基于混沌参数调制的语音保密仿真研究

· 摘要:  数字语音保密通信利用离散混沌信号的宽带类噪声特性实现信号的保密传输是混沌应用研究的重要方向.文章在对G.726语音编解码标准分析的基础上提出了一种新的数字语音保密通信实验仿真方法即:利用Matlab的Simulink和Altera的DSP Builder作为开发工具,建立了基于G.726的数字语音编解码仿真模型,并针对ADPCM码流进行混沌同步序列加密及模拟语音信

基于DSP_Builder的HDB3编码器设计

· 摘要:  HDB3码是重要的基带传输码型之一.HDB3编码器可以用专用的DSP芯片或PLD器件(FPGA或CPLD)完成设计,且用VHDL语言设计较多.本文给出了一种新的基于DSP Builder的HDB3编码器设计方案.该编码器设计结果可以单独做为一个编码系统在硬件中实现,也可以做为其他设计的子模块被调用.同时,在Altera的NiosⅡ嵌入式系统设计中也可以做为一个编码

局部放电窄带干扰抑制的数字滤波器设计

· 摘要:  为了抑制现场局部放电中混杂的窄带干扰,提高局部放电脉冲的识别率,满足高速采样中信号实时处理的要求,介绍一种基于FPGA的嵌入式局部放电窄带干扰抑制的实现方法.根据局部放电信号和窄带干扰信号在频域上的不同特点,自适应设定窄带信号判定阈值并对其进行识别和滤除.使用DSP Builder和Simulink等工具构建算法模型,对混叠了多种窄带干扰和白噪声的局部放电信号进行

基于FPGA的可编程m序列发生器的实现

· 摘要:  本文研究了由线性反馈移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并对LFSR电路结构作了改进,利用基于现代DSP技术的DSP Builder软件,设计了一种周期、相位可调的m序列发生器.经调试与仿真,结果表明该方法硬件结构简单、开发周期短,为系统设计或测试带来很大的便利.  

基于DSP_Builder的多种数字调制的实现

·基于DSP_Builder的多种数字调制的实现

自动语音记录系统(AVRS)的SOPC设计与实现

·摘要:  本文基于Altera公司的高性能Stratix器件,利用SOPC Builder、DSP Builder、Mat1ab和Simulink等软件设计实现了一种新型的自动语音记录系统(AVRS),实现了对多路电话的通话进行同期监控录音,可广泛应用于需要经常性语音记录的部门.  

Windows下PC机与DSP串行通信的底层研究

·摘要:  在 Windows环境下一般较难直接操作计算机底层硬件.在 C++ Builder平台下通过直接操作 INS8250内部寄存器实现了 PC机与下位机 DSP的串行通信,并取得了很好的效果.这一方法同时可以被其他 Windows平台借鉴.  

一种基于内插法符号同步电路的设计

· 摘要:  提出了一种新的符号同步电路结构,采用立方插值和O&M定时误差检测相结合的算法实现符号定时同步,并通过Altera DSP Builder完成该电路的设计、仿真和分析,将设计用Altera Stratix Ⅱ FPGA实现,应用在实际的接收机中,证明其能纠正1﹪的定时误差,工作时钟频率最高可达到130MHz.  

DSP_Builder在图像边缘提取中的应用

·DSP_Builder在图像边缘提取中的应用

基于FPGA的正交信号发生器

·摘要:  利用FPGA的DSP开发工具DSP Builder对基本DDFS(直接数字频率合成)建模,并由该DDFS模块实现正交信号发生器,同时用ModelSim和QuartusⅡ进行正交信号的功能仿真时序仿真,仿真结果表明该正交信号频率及相位可灵活调整且分辨率高,能够实现频率及相位的快速切换.  

期刊论文:基于FPGA的智能控制器设计及测试方法研究

·论文摘要:通过模糊自整定PID控制器的设计,本文提出了一种基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA实现的智能控制器设计及测试新方法。首先,通过MATLAB仿真,得出智能控制器的结构和参数。然后,基于VHDL进行智能控制器的数字化实现及其开环测试。在此基础上,通过分析一般智能控制器的测试特点,采用DSP Builder构建闭环测试系统,Mod

混沌吸引子的DSP_Builder设计方法

·混沌吸引子的DSP_Builder设计方法

64QAM的应用及基于DSP_Builder的实现

·64QAM的应用及基于DSP_Builder的实现

DSP_Builder在“通信仿真”教学中的应用

·DSP_Builder在“通信仿真”教学中的应用

基于DSP_Builder的Lorenz系统时滞混沌实验方法

·基于DSP_Builder的Lorenz系统时滞混沌实验方法

FIR数字滤波的FPGA实现

· 摘要:  随着数字技术的发展,数字滤波器的功能越来越受到人们的注意和广泛应用,它有精度高、灵活性大等突出特点.FIR数字滤波具有稳定性高,严格的线性相位,能用FFT算法实现等特点.通过FPGA实现FIR数字滤波具有实时性高、处理速度快、精度高的特点.文章先通过MatIab DSP Builder设计出FIR滤波器模型,然后利用Simulink进行模型仿真.再用ModelSi

DSP_Builder与VHDL混合设计方法实现DDS信号源

·DSP_Builder与VHDL混合设计方法实现DDS信号源

基于DSP_Builder的并行中值滤波算法的设计与实现

· 摘要:  研究了一种适合采用现场可编程逻辑(FPGA)消除图像随机噪声的算法以及用DSP Builder实现该算法的硬件电路设计.结合FPGA并行计算的特点,采用滑动窗口和模块化设计思想,对常规中值滤波算法的结构进行改进,提高了算法的运算速度,简化硬件结构.通过仿真和FPGA验证结果表明,该算法可以有效消除图像随机噪声,同时处理延时短,可以满足嵌入式系统的实时性要求.&nb

基于DSP_Builder的FIR滤波器的设计

·基于DSP_Builder的FIR滤波器的设计

基于数字信号处理的干涉型光纤传感器检测系统的研究与设计

· 摘要:  本文基于数字信号处理技术,对干涉型光纤传感器数字检测系统进行研究与设计.分析了合成外差解调算法的基本原理,描述了检测系统的整体构架.重点讨论了采用DSP Builder技术对解调部分的设计,实现解调算法的数字信号处理和智能化数据传输接口并行工作,使系统实时、线性地跟踪到被测信号.通过实验测试,该解调系统的工作频带约为10 Hz~1kHz,具有较好的抗干扰性.&nb