builder
共 1,048 篇文章
builder 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1048 篇文章,持续更新中。
Altera在DSP_Builder开发工具5.1版中实现新的仿真功能
·Altera在DSP_Builder开发工具5.1版中实现新的仿真功能
MATLAB与C++_Builder结合编程技术分析
·MATLAB与C++_Builder结合编程技术分析
一种基于C++Builder的过程控制系统设计与实现
·一种基于C++Builder的过程控制系统设计与实现
基于DSP_Builder的低功耗DDS设计及FPGA实现
·基于DSP_Builder的低功耗DDS设计及FPGA实现
用C++_Builder进行图像处理和特技制作
·用C++_Builder进行图像处理和特技制作
基于DSP_Builder的ADPCM算法实现
·摘要: 本文对ADPCM编解码原理进行了分析,并针对语音记录系统的特点,对标准ADPCM编解码系统进行了简化.提出了一种适合语音记录系统的16kbps的ADPCM语音编解码方案,并利用DSP Builder实现了该编解码方案.
调幅信号发生器的模型建立及FPGA实现
· 摘要: 文中首先分析了调幅信号发生器的数学表达式,然后根据其数学表达式,在matlab/simulink下建立相应的数学模型,然后利用DSP Builder模块库中的SignalCompiler工具将此模型转换为VHDL语言,最后在Quartusll中对其进行编译直至下载到FPGA 中,实现相应的电路.这种设计方法可以快速进行数字信号处理器的设计,而且又便于修改和扩充其功
基于DSP_Builder的Lorenz系统时滞混沌实验方法
· 摘要: DSP Builder是一个算法级设计工具,使得基于FPGA的算法实现变得快速、便捷.本文在研究Lorenz时滞混沌系统的基础上,尝试提出一种基于DSP Builder和FPGA的数字离散混沌系统解决方法,采用一种数字差分算法和一种简易时滞环节,实现了Lorenz吸引子和类陈氏吸引子.
基于FPGA的DDC中抽取滤波系统的设计
· 摘要: 探讨了DDC中抽取滤波系统的设计方法和基于DSP Builder的具体实现方案,采用CIC滤波器、HB滤波器、FIR滤波器三级级联的方式来降低采样率,并进行了模型仿真,结果表明设计是可行的.
DSP56311EVM的教学实验平台设计
· 摘要: 针对DSP56311评估板及其开发工具的特点、教学实验和应用开发的需要进行了平台的研制.系统的软件部分主要包括用C++ Builder制作的软件平台和编写的支持C语言的DSP硬件驱动程序库文件系统.硬件部分包括DSP开发和实验所必需的信号发生电路、LCD显示接口电路和外接键盘.建立一个能处理多任务的主程序架构,把原单独运行的信号处理程序模块化为C语言的子程序,可在
基于特征匹配的芯片管脚视觉检测系统设计
·介绍了基于特征匹配的计算机芯片管脚视觉检测系统设计, 在对芯片管脚间距进行检测时, 将CCD所拍摄到的芯片图像经灰度转换, 边缘检测, 特征匹配和阈值检验后, 完成管脚检测。软件实现上采用M at lab/Borland C+ + Builder/SQL Server 混合编程的方式。
基于DSP_Builder的16阶FIR滤波器实现
·基于DSP_Builder的16阶FIR滤波器实现
基于DSP_Builder的星座映射与解映射器设计
· 摘要: 提出了一种基于中国地面数字电视广播传输标准的星座映射与解映射器的设计方法.使用DSP Builder的各种模块搭建系统,并利用Signal Compiler生成HDL工程.在完成对所生成工程的优化后,进行相关软硬件仿真验证.实现了32QAM、16QAM星座映射器与解映射器的设计、仿真,并在利用DSP Builder进行DSP系统开发方面进行了深入的探索.
基于Nios的聚类向量ARMA轴温探测器--列车轴温探测系统的信号处理
· 摘要: 阐述了在向量ARMA(Auto-Regressive Moving Average,自回归滑动平均)模型中的聚类算法,介绍了使用Altera DSP Builder和SOPC Builder实现聚类向量自回归滑动平均的卡尔曼最优平滑滤波器的设计方法,给出了聚类向量ARMA卡尔曼最优平滑滤波器的设计框图,比较了32阶FIR(Finite Impulse Respon
基于DSP_Builder的回波抵消器设计与实现
·基于DSP_Builder的回波抵消器设计与实现
单片DSP处理器功能系统的SOPC技术设计
· 摘要: 结合Altera公司推出的Nios Ⅱ嵌入式软核处理器,提出一种具有常规DSP处理器功能的Nios Ⅱ系统SOPC解决方案;利用Nios Ⅱ可自定义指令的特点,通过Matlab和DSP Builder或直接用VHDL设计并生成复数乘法器、整数乘法器和浮点乘法器等硬件模块,将它们定制为相应的指令,从而将软件的灵活性和硬件的高速性结合起来,较好地解决了传统DSP处理器
基于FPGA的智能控制器设计及测试方法研究
· 摘要: 通过模糊自整定PID控制器的设计,本文提出了-种基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA实现的智能控制器设计及测试新方法.首先,通过MATLAB仿真,得出智能控制器的结构和参数.然后,基于VHDL进行智能控制器的数字化实现及其开环测试.在此基础上,通过分析一般智能控制器的测试特点,采用DSP Builder构建闭环测试系统,Mo
基于DSP_Builder的正弦脉宽调制设计
·基于DSP_Builder的正弦脉宽调制设计
基于DSP_Builder的数字调制平台设计与实现
·基于DSP_Builder的数字调制平台设计与实现
C++Builder实现
通过网络进行2个主机上SQL服务器数据的追加和同步,C++Builder实现