bch
共 122 篇文章
bch 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 122 篇文章,持续更新中。
BCH码simulink仿真
BCH码simulink仿真,可以用作simiulink初步学习的例子。
bch编解码MATLAB程序
bch编解码MATLAB程序,可以直接计算M小于12的BCH码生成多项式
RS码和BCH码译码的MATLAB源文件
RS码和BCH码译码的MATLAB源文件,可以作为C代码的参考
解码器
解码器,利用差错控制算法解汉明码,BCH码等多种码字
这是对于RS和BCH进行译码的matlab实现
这是对于RS和BCH进行译码的matlab实现
用verilog编写的bch译码器
用verilog编写的bch译码器,包括测试文件,随机加载了比特流,进行了测试。
给出了纠错编码中BCh码BMA迭代译码方法的整个流程及仿真程序
给出了纠错编码中BCh码BMA迭代译码方法的整个流程及仿真程序
BCH 编解码的MATLAB 实现。BCH码是一类重要而有效的纠正多个随机错误的循环码
BCH 编解码的MATLAB 实现。BCH码是一类重要而有效的纠正多个随机错误的循环码,由于该码具有严格的代数结构,所以是到目前为止研究得最为详尽、应用最为广泛的一类码,已有多种译码算法。
c语言写的用于单片机mps430的底层通信协议
c语言写的用于单片机mps430的底层通信协议,包含了bch编解码,交织编解码,和crc校验。经过简单的修改即可用于其他的单片机。
这是对音频新训好进行bch编码后加入噪声的程序
这是对音频新训好进行bch编码后加入噪声的程序
信息论与编码理论_沈世镒 陈鲁生2002科学出版社 本书主要介绍了信息论与编码理论的基本内容
信息论与编码理论_沈世镒 陈鲁生2002科学出版社
本书主要介绍了信息论与编码理论的基本内容,其特点是具有较严谨的数学描述与推导,同时注意到信息论的实用背景,其中许多典型问题在通信工程中已得到实际应用。全书共12章,主要内容包括:信息的度量和信源、信道编码问题与编码定理,编码理论中用到的基本代数知识,编码理论的基本概念和基本问题,线性码、汉明码以及循环码、BCH码、Reed-Solomon码及其
基于CycloneIII构成的RS编码系统
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现
单片机应用技术选编11
<p>单片机应用技术选编(11) 目录 <br />
<br />
第一章 专题论述<br />
1.1 3种嵌入式操作系统的分析与比较(2)<br />
1.2 KEIL RTX51 TINY内核的分析与应用(8)<br />
1.3 中间件技术及其发展展望(13)<br />
1.4 嵌入式实时操作系统μC/OSⅡ的移植探讨(19)<br />
1.5 μC/OSⅡ的移
12864液晶中文资料(电路,程序,图片)
<p>
带中文字库的128X64是一种具有4位/8位并行、2线或3线串行多种接口方式,内部含有国标一级、二级简体中文字库的点阵图形液晶显示模块;其显示分辨率为128×64, 内置8192个16*16点汉字,和128个16*8点ASCII字符集.利用该模块灵活的接口方式和简单、方便的操作指令,可构成全中文人机交互图形界面。可以显示8×4行16×16点阵的汉字.
基于CycloneIII构成的RS编码系统
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL实现
主变压器差动保护误动作的处理
对差动保护进行相关检查、试验如下:<FONT face=宋体> </FONT><BR><FONT face=宋体>1</FONT>、检查<FONT face=宋体>BCH-2型差动继电器与定值单相符,对差动继电器进行检查、检验合格。 </FONT><BR><FONT face=宋体>2</FONT>、检查差动保护二次回路接线正确,二次回路绝缘符合规程要求。<FONT face=宋体> </FONT
基于FPGA的RS码编译码器的设计与实现
研制发射微小卫星,是我国利用空间技术服务经济建设、造福人类的重要途径。现代微小卫星在短短20年里能取得长足的发展,主要取决于微小卫星自身的一系列特点:重量轻,体积小,成本低,性能高,安全可靠,发射方便、快捷灵活等。在卫星通信系统中,由于传输信道的多径和各种噪声的影响,信号在接收端会引起差错,通过信道编码环节,可对这些不可避免的差错进行检测和纠正。 在微小卫星通信链路中,信道编码器的任务是差错控制。
DVBSS2调制器的设计及其FPGA实现.rar
数字高清电视是当前世界上最先进的图像压缩编码技术和数字传输技术的结合,是高技术竞争的焦点之一。其中,信道处理系统及其相关芯片更是集中了数字信号处理、前向纠错编解码等数字电视传输的核心技术,成为设计和开发整个数字电视系统的关键技术之一。本文以卫星数字电视的信道处理系统为对象,结合国际通行的DVB-S/S2标准,研究了该系统在发射端的设计与实现所涉及到的一系列内容。 本文介绍了数字电视的发展概况和主要
数字电视传输系统中LDPC码编码器的研究与FPGA实现.rar
自香农先生于1948年开创信息论以来,经过将近60年的发展,信道编码技术已经成为通信领域的一个重要分支,各种编码技术层出不穷。目前广泛研究的低密度奇偶校验(LDCP)码是由R.G.Gallager先生提出的一种具有逼近香农限性能的优秀纠错码,并已在数字电视、无线通信、磁盘存储等领域得到大量应用。 目前数字电视已经成为最热门的话题之一,用手机看北京奥运,已经成为每一个中国人的梦想。最近两年我国颁布了
可重构FPGA通讯纠错进化电路及其实现
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为