adc模块

共 109 篇文章
adc模块 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 109 篇文章,持续更新中。

ADC转换器技术用语 (A/D Converter Defi

ANALOG INPUT BANDWIDTH is a measure of the frequency<BR>at which the reconstructed output fundamental drops<BR>3 dB below its low frequency value for a full scale input. The<BR>test is performed with

ADC0809做AD转换的C程序

ADC0809做AD转换的C程序

16位高速模数转换模块的设计及其动态性能测试

本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。<br /> <img alt="" src="http://dl.eeworm.com

用ADC0832调节频率输出

用ADC0832调节频率输出1 源代码

ADC中精确度与分辨率认识

<p> &nbsp;</p> <p>   ADC制造商在数据手册中定义ADC性能的方式令人困惑,并且可能会在应用开发中导致错误的推断。最大的困惑也许就是&ldquo;分辨率&rdquo;和&ldquo;精确度&rdquo;了&mdash;&mdash;即Resolution和Accuracy,这是两个不同的参数,却经常被混用,但事实上,分辨率并不能代表精确度,反之亦然。本文提出并解释了ADC&

ADC噪声系数_一个经常被误解的参数

<p> &nbsp;</p> <div> 噪声系数(NF)是RF系统设计师常用的一个参数,它用于表征RF放大器、混频器等器件的噪声,并且被广泛用作无线电接收机设计的一个工具。许多优秀的通信和接收机设计教材都对噪声系数进行了详细的说明(例如参考文献1),本文重点讨论该参数在数据转换器中的应用。

MT-012 ADC需要考虑的交调失真因素

交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用 指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算 不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC 时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将 IP2和IP3的定义应用于ADC时必须采取的一些预防措施。

开关电源模块并联供电系统设计报告

开关电源模块开关电源模块并联供电系统设计报告

简化精密测量的高输入阻抗ADC

<p> &nbsp;</p> <div> High input impedance and a wide input range are twohighly desirable features in a precision analog-to-digitalconverter, and the LTC&reg;2449 delta-sigma ADC has both.With just a

AD9850信号发生器模块测试程序

AD9850信号发生器模块测试程序

集成化图像控制引擎的研究与实现

随着半导体技术以及计算机软硬件技术的飞速发展,对于图像的显示和控制技术也呈现出越来越多的方式。文中介绍了一种基于NIOS II软核处理器实现对SD卡驱动与TFT-LCD控制的方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的模块来协同从SD卡读取JPEG格式的图片,经过FPGA解码处理显示于TFL-LCD上,并使用触摸控制实现图片的前

使用负输入电压的单电源全差动放大器驱动ADC

<div> 单端双极输入信号的推荐电路如图 1 所示。Vs+ 是放大器的电源;负电源输入接地。VIN 为输入信号源,其表现为一个在接地电位(&plusmn;0 V)附近摆动的接地参考信号,从而形成一个双极信号。RG 和 RF 为放大器的主增益设置电阻。VOUT+和 VOUT- 为 ADC 的差动输出信号。它们的相位差为 180o,并且电平转换为VOCM。<br /> <br /> <img

ZLK-2A张力动态显示控制器

一套外挂式电子模组,采用CMOS数字电路,双显示功能。具有高抗干扰性和良好的系统兼容性。可以带电插拔模块进行紧急维修。尤其适用于车载系统中,作为军民两用的张力动态控制器。具有高可靠性和低成本特点。

8位模拟数字转换器(ADC)的设计实现

<div> Abstract: This design idea explains how to implement an 8-bit analog-to-digital converter (ADC), using a microcontroller

MT-021 ADC架构II:逐次逼近型ADC

数年以来,逐次逼近型ADC一直是数据采集系统的主要依靠

4-20mA转RS485采集模块

4-20mA转RS485采集模块

基于FPGA和虚拟仪器的DDS信号发生器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">将虚拟仪器技术同FPGA技术结合,设计了一个频率可控的DDS任意波形信号发生器。在阐述直接数字频率合成技术的工作原理、电路构成的基础上,分别介绍了上位机

MT-013 评估高速DAC性能

ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)

将您的微控制器ADC升级至真正的12位性能

<p> &nbsp;</p> <div> Many 8-bit and 16-bit microcontrollers feature 10-bitinternal ADCs. A few include 12-bit ADCs, but these oftenhave poor or nonexistent AC specifi cations, and certainlylack the

揭开∑—△ADC的神秘面纱

越柬越多的应用 例如过程控制、称重等 都需要高分辨率、高集成度和低价格的ADC。 新型&Sigma; .△转换技术恰好可以满足这些要求 然而, 很多设计者对于这种转换技术并不 分了解, 因而更愿意选用传统的逐次比较ADC &Sigma;.A转换器中的模拟部分非常简单(类似j 个Ibit ADC), 而数字部分要复杂得多, 按照功能町划分为数字滤波和抽取单元 由于更接近r 个数字器件,&Sigma;