ad设计

共 475 篇文章
ad设计 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 475 篇文章,持续更新中。

高增益K波段MMIC低噪声放大器

<p> &nbsp;</p> <div> 基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小于2.0;功率增益达24dB;噪声系数小于3.5dB

XAPP854-数字锁相环(DPLL)参考设计

<div> Many applications require a clock signal to be synchronous, phase-locked, or derived fromanother signal, such as a data signal or another clock. This type of clock circuit is important in

用于硅半导体探测器的电荷灵敏放大器的研制

<p> &nbsp;</p> <div> 氛及其子体的能谱测量中常用到钝化离子注人硅探测器或金硅面垒探测器。本文介绍了一种用于这两类硅半导体探测器的电荷灵敏放大器的实例,它由电荷灵敏级和电压放大级构成。给出了它的设计思想和调试过程。介绍了测试手段并测试了它的技术指标,说明了应用场合。

CMOS绿色模式AC_DC控制器振荡器电路

采用电流模脉宽调制控制方案的电池充电芯片设计,锯齿波信号的线性度较好,当负载电路减小时,自动进入Burst Mode状态提高系统的效率。整个电路基于1.0 &mu;m 40 V CMOS工艺设计,通过Hspice完成了整体电路前仿真验证和后仿真,仿真结果表明,振荡电路的性能较好,可广泛应用在PWM等各种电子电路中。<br /> <img alt="" src="http://dl.eeworm.c

基于Multisim 10的共射极放大器设计与仿真

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">利用Multisim 10仿真软件对共射极放大电路进行了计算机辅助设计和仿真。运用直流工作点对静态工作点进行了分析和设定;利用波特图示仪分析了电路的频率特性;对电压增益、输入电阻和输出电阻进行了仿真测试,测试结果和理论

xDSL接口EMC设计标准电路

xDSL接口EMC设计标准电路:<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12032615345C06.jpg" />

四大EMC设计技巧讲解

EMC设计中的滤波器通常指由L,C构成的低通滤波器。滤波器结构的选择是由&quot;最大不匹配原则&quot;决定的。即在任何滤波器中,电容两端存在高阻 抗,电感两端存在低阻抗。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120401150129210.jpg" />

高速电路设计与实现

通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120425150924135.jpg" /><br />

Protel99电路原理图设计技巧

一步一步教你如何快速学会使用Protel99软件,内容详细精简,让你很快成为Protel99软件的使用高手

时钟抖动和相位噪声对采样系统的影响

如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630

ADC0809中文资料大全

ad转换器

带有增益提高技术的高速CMOS运算放大器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流

传感器弱信号的放大应用电路.pdf

放大电路设计

应用电子技术

应用电子技术是一门学科,培养具备智能电子产品设计、质量检测、生产管理等方面的基本理论知识和基本技能,能在电子领域和部门生产第一线从事智能电子产品的设计与开发、质量检测、生产管理、智能电子产品的销售和技术支持技能应用型人才。也有同名书籍,一般作为教材使用。

华为《高速数字电路设计教材》

华为《高速数字电路设计教材》

模拟集成电路的分析与设计

很经典的教材

DA和AD转换电路图

整理的

常用D/A转换器和A/D转换器介绍

<p>   常用D/A转换器和A/D转换器介绍</p> <p>   下面我们介绍一下其它常用D/A转换器和 A/D 转换器,便于同学们设计时使用。</p> <p>   1. DAC0808</p> <p>   图 1 所示为权电流型 D/A 转换器 DAC0808 的电路结构框图。用 DAC0808 这类器件构 成的 D/A转换器,需要外接运算放大器和产生基准电流用的电阻。DAC0808

FIR数字滤波器原理设计及作用

fir数字滤波器设计 很好的资料

verilog hdl 夏宇闻数字逻辑设计

复杂数字逻辑系统的VerilogHDL 设计技术和方法