aclk

共 22 篇文章
aclk 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 22 篇文章,持续更新中。

MSP430F5438时钟测试引脚的使用例程

超低功耗单片机MSP430F5438的ACLK,MCLK,SMCLK测试引脚的使用例程

拟时钟寄存器

#include sbit P17 = P1^7; /***************************************************************************************************** IO初始化子程序 ********************************************

MSP430F5438外部晶振及系统时钟的配置

XT1高频模式的使用及ACLK、MCLK、SMCLK时钟源的选择。

KEA128数据手册

KEA128 子系列数据手册 支持以下产品:S9KEAZ64AMLK(R)、 S9KEAZ128AMLK(R)、 S9KEAZ64AVLK(R)、 S9KEAZ128AVLK(R)、 S9KEAZ64ACLK(R)、 S9KEAZ128ACLK(R)、 S9KEAZ64AMLH(R)、 S9KEAZ128AMLH(R)、 S9KEAZ64AVLH(R)、 S9KEAZ128AV

MSP432资料

MSP432开发的时钟程序,编制时间程序时要注意<span style="line-height:1.5;font-family:新宋体;">对应到了系统复位时的时钟设置,在没有选择对应外部的高速或者低速时钟的时候,</span><span style="line-height:1.5;">ACLK和BCLK是选择了REFOCLK,其他的四个时钟是选择了DCOCLK。</span>

Echo a received character, RX ISR used. Normal mode is LPM0. // USART1 RX interrupt triggers TX Ech

Echo a received character, RX ISR used. Normal mode is LPM0. // USART1 RX interrupt triggers TX Echo. // Baud rate divider with 1048576hz = 1048576/38400 = ~27.31 (01Bh|03h) // ACLK = LFXT1 = 32768

msp430f5529 时钟配置25M

aclk 32khz &nbsp;smclk 25Mhz &nbsp;mclk 25mhz

//*** *** *** *** *** *** *** *** *** *** *** *** *** // MSP430x1xx Demo - Software Toggle P1.0 /

//*** *** *** *** *** *** *** *** *** *** *** *** *** // MSP430x1xx Demo - Software Toggle P1.0 // // Description Toggle P1.0 by xor ing P1.0 inside of a software loop. // ACLK = n/a, MCLK = SMCL

fet440_wdt_02.s43 - WDT, Toggle P5.1, Interval Overflow ISR, 32kHz ACLK

fet440_wdt_02.s43 - WDT, Toggle P5.1, Interval Overflow ISR, 32kHz ACLK

MSP-FET430P140 Demo - Basic Clock, Output Buffered SMCLK, ACLK and MCLK

MSP-FET430P140 Demo - Basic Clock, Output Buffered SMCLK, ACLK and MCLK

MSP-FET430P440 Demo - WDT Toggle P5.1 Interval overflow ISR, 32kHz ACLK

MSP-FET430P440 Demo - WDT Toggle P5.1 Interval overflow ISR, 32kHz ACLK

利用MSP430的Timer A 模拟UART功能

利用MSP430的Timer A 模拟UART功能,波特率9600 32kHz ACLK

VIP专区-嵌入式/单片机编程源码精选合集系列(60)

<b>VIP专区-嵌入式/单片机编程源码精选合集系列(60)</b><font color="red">资源包含以下内容:</font><br/>1. 16 * 16 的127个ascii码的点阵字库.<br/>2. ARM MP3解码源代码 实现MP3播放应用.<br/>3. 本文介基于CPLD和USB的多路温度数据采集系统.<br/>4. 89c51+sj1000 的发送例程 can2.0

BCSCTL1 = 0X00 //将寄存器的内容清零 XT2震荡器开启 LFTX1工作在低ACLK的分频因子为1

BCSCTL1 = 0X00 //将寄存器的内容清零 XT2震荡器开启 LFTX1工作在低ACLK的分频因子为1

Description: This program demonstrates a half-duplex 9600-baud UART using // Timer_A3 using no XTAL

Description: This program demonstrates a half-duplex 9600-baud UART using // Timer_A3 using no XTAL and an external resistor for DCO ROSC. DCO used for // TACLK UART baud generation. The program wil

//*** *** *** *** *** *** *** *** *** *** *** *** *** * // MSP-FET430x110 Demo - Software Toggle P1

//*** *** *** *** *** *** *** *** *** *** *** *** *** * // MSP-FET430x110 Demo - Software Toggle P1.0 // // Description: Toggle P1.0 by xor ing P1.0 inside of a software loop. // ACLK = n/a, MCLK

D169 Demo - DMA0 Repeated Burst to-from RAM, Software Trigger Description A 32 byte block from 22

D169 Demo - DMA0 Repeated Burst to-from RAM, Software Trigger Description A 32 byte block from 220h-240h is transfered to 240h-260h using DMA0 in a burst block using software DMAREQ trigger. Afte

MSP-FET430P410 Demo - Timer_A Toggle P5.1, CCR0 Contmode ISR, DCO SMCLK Description Toggle P5.1 u

MSP-FET430P410 Demo - Timer_A Toggle P5.1, CCR0 Contmode ISR, DCO SMCLK Description Toggle P5.1 using using software and TA_0 ISR. Toggle rate is set at 50000 DCO/SMCLK cycles. Default DCO freque

MSP-FET430P140 Demo - USART0, SPI Interface to HC165/164 Shift Registers Description: Demonstrate

MSP-FET430P140 Demo - USART0, SPI Interface to HC165/164 Shift Registers Description: Demonstrate USART0 in two-way SPI mode. Data are read from an HC165, and same data written back to the HC164.

用比较器A进行斜边AD转换程序。 430F149:16位单片机平台,64K flash,2K RAM MCLK:8MHz ACLK:32.768kHz

用比较器A进行斜边AD转换程序。 430F149:16位单片机平台,64K flash,2K RAM MCLK:8MHz ACLK:32.768kHz