Virtex-5

共 31 篇文章
Virtex-5 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 31 篇文章,持续更新中。

基于FPGA 的千兆以太网的设计

<P>摘要:本文简要介绍了Xilinx最新的EDK9.1i和ISE9.1i等工具的设计使用流程,最终在采用65nm工艺级别的Xilinx Virtex-5 开发板ML505 上同时设计实现了支持TCP/IP 协议的10M/100M/1000M 的三态以太网和千兆光以太网的SOPC 系统,并对涉及的关键技术进行了说明。<BR>关键词:FPGA;EDK;SOPC;嵌入式开发;EMAC;MicroBla

Virtex-5, Spartan-DSP FPGAs Ap

<P><STRONG>Virtex-5, Spartan-DSP FPGAs Application Note</STRONG></P> <P>This application note demonstrates how efficient implementations of Digital Up Converters<BR>(DUC) and Digital Down Converters (

Virtex-5 GTP Transceiver Wizar

<P>The LogiCORE&#8482; GTP Wizard automates the task of creating HDL wrappers to configure the high-speed serial GTP transceivers in Virtex&#8482;-5 LXT and SXT devices. The menu-driven interface allo

WP247 - Virtex-5系列高级封装

<div> The exacting technological demands created byincreasing bandwidth requirements have given riseto significant advances in FPGA technology thatenable engineers to successfully incorporate highspe

Virtex-5 GTP Transceiver Wizar

<P>The LogiCORE&#8482; GTP Wizard automates the task of creating HDL wrappers to configure the high-speed serial GTP transceivers in Virtex&#8482;-5 LXT and SXT devices. The menu-driven interface allo

WP245 - 使用Virtex-5系列FPGA获得更高系统性能

<div> Virtex&trade;-5 器件包括基于第二代高级硅片组合模块 (ASMBL&trade;) 列架构的多平台 FPGA 系列。集成了为获得最佳性能、更高集成度和更低功耗设计的若干新型架构元件,Virtex-5 器件达到了比以往更高的系统性能水平。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-12021G4

WWP248 - 移植到Virtex-5 FPGA的指南

<p> &nbsp;</p> <div> 由于Virtex-5 器件的基础架构与以往的FPGA 器件不同,因此,要为特定设计选择合适的Virtex-5 器件并非易事。大多数情况下,设计应采用类似的阵列大小(器件数量)并且比以前的目标器件至少低一个速度级别(如从中速级别到慢速级别)。但是,这种建议对于有些情况却并不适用。本节将介绍一些会影响Virtex-5 FPGA 器件选择标准的设计风格和特征

基于FPGA 的千兆以太网的设计

<P>摘要:本文简要介绍了Xilinx最新的EDK9.1i和ISE9.1i等工具的设计使用流程,最终在采用65nm工艺级别的Xilinx Virtex-5 开发板ML505 上同时设计实现了支持TCP/IP 协议的10M/100M/1000M 的三态以太网和千兆光以太网的SOPC 系统,并对涉及的关键技术进行了说明。<BR>关键词:FPGA;EDK;SOPC;嵌入式开发;EMAC;MicroBla

高速实时信号处理系统的FPGA软件设计与实现.rar

随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几

基于FPGA的GPS定位信息处理系统设计

随着GPS(Global Positioning System)技术的不断发展和成熟,其全球性、全天候、低成本等特点使得GPS接收机的用户数量大幅度增加,应用领域越来越广。但由于定位过程中各种误差源的存在,单机定位精度受到影响。目前常从两个方面考虑减小误差提高精度:①用高精度相位天线、差分技术等通过提高硬件成本获取高精度;②针对误差源用滤波算法从软件方面实现精度提高。两种方法中,后者相对于前者在满

基于FPGA的高速串行接口模块仿真设计.rar

现代社会信息量爆炸式增长,由于网络、多媒体等新技术的发展,用户对带宽和速度的需求快速增加。并行传输技术由于时钟抖动和偏移,以及PCB布线的困难,使得传输速率的进一步提升面临设计的极限;而高速串行通信技术凭借其带宽大、抗干扰性强和接口简单等优势,正迅速取代传统的并行技术,成为业界的主流。 本论文针对目前比较流行并且有很大发展潜力的两种高速串行接口电路——高速链路口和Rocket I/O进行研究,并以