VLIW

共 29 篇文章
VLIW 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 29 篇文章,持续更新中。

一种基于寄存器压力的VLIW DSP分簇算法

·摘要:  寄存器是程序运行时最宝贵的资源之一,软件流水在对VLIW DSP指令调度的同时,会显著增加寄存器的压力,从而导致寄存器溢出,软件流水中止.在以往的研究中,软件流水之前的指令分簇会更多地考虑指令并行性,往往会把寄存器的压力交给寄存器分配阶段,当物理寄存器不够分配时会造成寄存器溢出.通过考察指令运行时的寄存器压力情况对指令进行分簇,这样可根据各个簇的寄存器压力的动态信息减少寄存器

一种软件流水的反流水算法

· 摘要:  软件流水是一种循环程序的优化技术,已经广泛应用于现代优化编译器中.为了充分利用VLIW DSP处理机的指令级并行性,必须使用软件流水技术对DSP程序进行优化.然而,在串行源代码不存在的情况下,对软件流水后的原始代码进行变换、理解、测试和调试,并转换成其他处理机的代码是非常困难的.提出了一种反流水技术,它能够将软件流水后的优化汇编代码反向转换成语义等价的相应代码.通

一种快速构造汇编器的方法及其应用

· 摘要:  本文给出一种快速构造汇编器的方法.这种方法的特点是:借助lex和yacc分别生成汇编器的词法和语法分析器;指令在汇编器中以一种内部表示的形式存在;指令的编码信息存放在数据表格中,编码一条指令时使用一个通用的过程查询这些表格以决定指令的编码格式,然后调用相应的编码函数产生指令的机器代码.通过这种方法构造的汇编器是易修改的.本文最后叙述这一方法在实现一款VLIW DS

并行可配置ECC专用指令协处理器

<P>采用软硬件结合的方法,给出一种基于VLIW 的并行可配置椭圆曲线密码体制(ECC)专用指令协处理器架构。该协处理器采用点加、倍点并行调度算法,功能单元微结构采

基于FPGA的VLIW微处理器设计实现

随着FPGA技术的几十年发展,迅速改变了数字逻辑设计与生产方式。配备高性能的ASIC和灵活的微处理器,使得FPGA在各个新领域的应用成为了可能。在微处理器日新月异发展的今天,微处理器作为电子系统的核心部分,其开发、设计、生...

VLIW+DSP编译器设计及性能与功耗的优化研究

DSP相关领域应用博士论文,代表国内的最高领域应用

A Unified RISC VLIW DSP Core for Multimedia Processing

<P>This paper presents a unified processor core with two operation modes. The processor core<BR>work

&lt; Embedded Computing: A VLIW Approach to Architecture, Compilers and Tools&gt;&gt; by Joseph A.

&lt; Embedded Computing: A VLIW Approach to Architecture, Compilers and Tools&gt;&gt; by Joseph A. Fisher ,Paolo Faraboschi ,Cliff Young

The TMS320C64x&#8482 DSPs (including the TMS320DM642 device) are the highest-performance fixed-point

The TMS320C64x&#8482 DSPs (including the TMS320DM642 device) are the highest-performance fixed-point DSP generation in the TMS320C6000&#8482 DSP platform. The TMS320DM642 (DM642) device is based on