Sub
共 166 篇文章
Sub 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 166 篇文章,持续更新中。
自动抄表的低功耗无线网络设计与实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">由于近些年来智能电网的大力发展需求出现了各种自动抄表系统的应用方案,但各有不足之处未能真正在我国广泛采用。为了实现智能电网自动抄表系统的真正应用,设计了
单片机常用程序库
<P>单片机常用程序库包中提供了一些有实际应用价值的子程序供参考选用</P>
<P>SUB1----X25045/43 看门狗/存储器与 89C2051接口子程序 <BR>源程序/原理图(21K)X25045.EXE </P>
<P>SUB2----AT24C02/04/08/16 串行存储器与 89C2051接口子程序 <BR>源程序/原理图(22K) AT24C02.EXE </P>
<P>S
信号放大电路
<P class=MsoNormal style="MARGIN: 0cm 0cm 0pt; LINE-HEIGHT: 18pt; mso-line-height-rule: exactly; tab-stops: 20.0pt"><FONT size=3>2-1 何谓测量放大电路?对其基本要求是什么? <p></p></FONT></P>
<P class=MsoNormal style="MA
PLC源代码
国产仿三菱PLC源代码
/* _LD,_LDI,_AND,_ANI,_OR,_ORI,_INV,_OUT(_OUT_T,_OUT_C),_SET,_RST,_ANB,_ORB,_LDP,_LDF,_ANDP,_ANDF, */
/* _ORP,_ORF,_PLS,_PLF,_MPS,_MRD,_MPP,_NOP,END,_ADD,_SUB,_MUL,_DIV,_INC,_DEC,_WA
几种用于FPGA的新型有效混合布线算法
采用现场可编程门阵列(FPGA)可以快速实现数字电路,但是用于生成FPGA编程的比特流文件的CAD工具在编制大规模电路时常常需要数小时的时间,以至于许多设计者甚至通过在给定FPGA上采用更多的资源,或者以牺牲电路速度为代价来提高编制速度。电路编制过程中大部分时间花费在布线阶段,因此有效的布线算法能极大地减少布线时间。 许多布线算法已经被开发并获得应用,其中布尔可满足性(SAT)布线算法及几何查找布
D-sub-jy
D-sub-jy