SHARC
共 33 篇文章
SHARC 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 33 篇文章,持续更新中。
ADI仿真器全套资料
这份ADI ADSP仿真器全套资料,全面覆盖了包括Blackfin、Sharc以及TigerSHARC在内的所有ADSP芯片类型。无论您是从事音频处理、图像识别还是工业控制领域的工程师,这套2013年最新更新的完整文档都将为您提供宝贵的支持与参考。从硬件设计到软件开发,每一个细节都得到了详尽说明,帮助您快速掌握ADI DSP技术的应用技巧。立即免费下载,开启您的高效开发之旅!
高速实时数字信号处理器SHARC的原理及其应用.rar
资料->【B】电子技术->【B0】电子技术->【0】电子综合->高速实时数字信号处理器SHARC的原理及其应用.rar
基于数据压缩的旋转机械振动监测系统研制
· 摘要: 旋转机械振动监测向智能化、系统化、早期化、网络化方向发展,以多种类、多通道、大动态范围传感器信号程控调理、高速、高精度连续采集、实时测试数据压缩的高性价比ATS为研制目标,借鉴VXI/PXI技术,基于ISP/FPGA、多SHARC DSP并行处理技术、全数字化测试技术等,详细介绍了开放型、模块化ATS各功能模块的设计与开发,在发动机等大型旋转机械综合测试中取得了良
SHARC阵列板的VMEBus通信分析与应用
·摘要: 分析在Apex软件环境下,SHARC处理器阵列板与MVME2700单板机基于VME总线的交互通信机制;利用该机制在VxWorks[1]操作系统下,实现MVME2700单板机对DSP阵列板的被动触发式工作时序控制.
基于DSP的高速串行数据录放接口设计和实现
·摘要: 介绍了一种用于声纳设备中的高速串行数据记录和回放接口的设计方案.该方案用于实现阵列数字信号处理机与数据记录设备间的连接.文中描述了利用ADI公司SHARC处理器的串行口实现高速数据记录和回放的硬件设计原理,给出了串行编解码方案和软件设计流程.
基于SHARC_DSP芯片的并行加速板性能研究
· 摘要: 分析了基于SHARC DSP芯片的并行加速板的组成、结构特点、工作原理;分别以著名的分形问题Mandelbrot Set和一个非线性瞬态热传导方程的多重网格并行算法的实现为例,对这种并行加速板的性能进行了研究;在带有这种并行加速板的多种计算机平台上测试了这两种并行算法的运行结果,表明这种加速板适用面广、性能稳定、功能强大、使用方便、运算速度快,具有很好的应用前景.
VIC64实现ADSP2106x与VMEbus的接口
· 摘要: 对于将DSP与标准总线联系起来的开发,现在一般是基于VME和CPCI背板总线的应用开发.对于VME总线,用户可以根据特定要求自行设计接口电路,比如只实现从模块访问.但专业公司的现成ASIC一般提供了完全的主、从模块VME总线界面,用户也可以考虑采用.本文介绍了一种使用Cypress公司的VME桥接芯片VlC64实现SHARC AD-SP2106x与VMEbus接口
DSP并行系统设计方法研究
· 摘要: 以TI公司的TMS320C40和AD公司SHARC处理器为例,对多DSP并行系统设计中处理单元的选择、并行结构以及处理任务的分配等问题进行了讨论,并针对并行处理设计中一些难点问题,借鉴国外多DSP板级产品的结构,寻求了一些相应的解决办法.
基于PCI总线的多DSP处理模块的设计
·摘要: 本文对多DSP信号处理模块和PCI总线接口进行了描述,给出了一种利用AMCC S5920芯片来实现基于PCI总线的多个SHARC信号处理板的设计,并具体进行了实现.
基于蠕虫算法的DSP网络结构探测
·摘要: 蠕虫算法在多DSP并行处理网络中的应用是一个新的课题,针对由AD公司Tiger SHARC系列处理器构成的并行处理网络硬件图,论文具体阐述蠕虫算法的实现过程,得出该算法在网络结构探测中的实现结果.
SHARC的原理及其应用
高速实时数字信号处理器SHARC的原理及其应用
SAR雷达原始数据BAVQ压缩算法的硬件实现
本文研究了SAR雷达原始数据BAVQ压缩算法的硬件实现。采用ADSP21060(SHARC)芯片结合Altera公司的FLEX Xl OK l 0LC84-3芯片组成最简的系统,采用流水线并行处理高速
ADI产品资料
ADI将创新、业绩和卓越作为企业的文化支柱,并基此成长为该技术领域最持久高速增长的企业之一。ADI公司是业界广泛认可的数据转换和信号处理技术全球领先的供应商,拥有遍布世界各地的60,000客户,涵盖了全部类型的电子设备制造商。作为领先业界40多年的高性能模拟集成电路(IC)制造商,ADI的产品广泛用于模拟信号和数字信号处理领域。公司总部设在美国马萨诸塞州诺伍德市,设计和制造基地遍布全球。ADI公司
蠕虫算法在并行数字信号处理系统中的应用
·摘要: 本文对蠕虫算法在并行数字信号处理的应用作了较详尽的讨论,主要阐述了蠕虫算法实现的两个过程:命名过程和探测算法;并给出了在SHARC处理器构成的并行处理网络中实现的结果.其结果证明本文描述的算法是正确有效的.它对其它类似的并行数字信号处理系统中蠕虫算法的实现有启示作用.
ADI_SHARC_DSP实现汽车音响系统的声学空间控制
·ADI_SHARC_DSP实现汽车音响系统的声学空间控制
ADZS-HPUSB-ICE仿真器第三方说明文档
支持ADI公司全系列JTAG处理器和DSP[Blackfin/SHARC/TigerSHARC全系列处理器,以及ADSP-219X系列和ADSP-2199X系列DSP];
USB全速接口,支持最高1.5Mbps的下载速度;
兼容VisualDSP++ 5.0/4.5/4.0/3.5集成开发环境;
自动检测处理器和DSP I/O电压,兼容1.8V、2.5V、3.3V以及5V电压;
支持多处理
SHARC_DSP音效算法说明文档V1[1].0
DSP音频算法 DSP音效 算法优化
ADSP+SHARC DSP应用系统设计
<p>ADSP+SHARC DSP应用系统设计</p><p>ADI SHARC很少见的书籍<br/></p>
基于ADSP sharc系列的DSP ts201浮点数程序源代码
基于ADSP sharc系列的DSP ts201浮点数程序源代码
SHARC DSP 开发讲义
SHARC DSP 开发讲义,很详细的讲解了sharc谢列DSP开发,及开发板开发环境的使用