SDRAM

共 860 篇文章
SDRAM 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 860 篇文章,持续更新中。

TMS320C55x系列DSP与SDRAM接口设计

·TMS320C55x系列DSP与SDRAM接口设计

DDRⅡ+SDRAM控制器设计实现.pdf

资料->【C】嵌入系统->【C0】嵌入式综合->【4】单片机论文->硕士毕业论文->DDRⅡ+SDRAM控制器设计实现.pdf

基于ARM和FPGA的并行信号处理系统接口板设计

·摘要:  介绍了一种并行信号处理系统接口板的完整设计方案,着重描述了板内各部件之间的互连设计,提出了一种ARM与DSP高速互连的设计方法.设计采用共享总线的结构,利用DSP Cluster Bus为SDRAM,2块FPGA和DSP之间高速大块数据交换提供了通道.利用成熟的CPCI总线,板卡提供了高达90MB/s的主机访问DSP速度.此外,板卡还提供了适合短距离通讯的LINK口和远距离高

PCI驱动编程实例

PCI驱动编程实例,通过PCI可实施操作: 2、通过DMA方式往SDRAM写数据的步骤: (1) 往OMB1写传输数据次数 (2) 往OMB2写所要访问的SDRAM地址 (3) 往FIFO写2 3、通过DMA方式从SDRAM读数据的步骤: (1) 往OMB1写传输数据次数 (2) 往OMB2写所要访问的SDRAM地址 (3) 往FIFO

DSP与SDRAM之间信号传输延时的分析及应用

·DSP与SDRAM之间信号传输延时的分析及应用

DRAM与SRAM和SDRAM说明

DRAM与SRAM和SDRAM说明,学习嵌入式所必须了解的东东^_^

Synthesizable 266 MBits/s DDR SDRAM Controller

<P>Synthesizable 266 MBits/s DDR SDRAM Controller</P> <P>The DDR, DCM, and SelectI/O&#8482; feature

H264视频编码器帧内预测系统设计

H.264视频编解码标准以其高压缩比、高图像质量、良好的网络适应性等优点在数字电视广播、网络视频流媒体传输、视频实时通信等许多方面得到了广泛应用。提高H.264帧内预测的速度,对于实时性要求较高的场合具有重大的意义。为此,论文在总结国内外相关研究的基础上,针对H.264帧内预测的软件实现具有运算量大、实时性差等缺点,提出了一种基于FPGA的高并行、多流水线结构的帧内预测算法的硬件实现。    论

具有时间隐藏特性的数据块读写SDRAM控制器

针对SDRAM 控制器读写数据块访问延时长、速度慢的问题,提出时间隐藏技术,将其应用于SDRAM 控制器的设计,采用FPGA实现。实验结果表明,时间隐藏技术有效缩短了数据块读写访问延时,提高了读写速度

基于FPGA实现的图像采集系统设计

本文详细介绍了一种数字图像采集系统的设计方案,该系统采用Altera公司的FPGA芯片作为中央处理器,由视频采集模块、SDRAM控制模块、PCI接口模块等组成。 本文首先介绍数字图像采集系统的发展现状和前景,然后简单介绍了本次设计用到的数据采集基本理论和知识点。 针对系统的设计,本文主要分为三大部分。 第一部分,提出了系统的整体设计方案,根据系统实际需要,选用FPGA作为主要控制芯片。然后分别介绍

基于FPGA的无线信道仿真器设计与实现

随着人们对无线通信需求和质量的要求越来越高,无线通信设备的研发也变得越来越复杂,系统测试在整个设备研发过程中所占的比重也越来越大。为了能够尽快缩短研发周期,测试人员需要在实验室模拟出无线信道的各种传播特性,以便对所设计的系统进行调试与测试。无线信道仿真器是进行无线通信系统硬件调试与测试不可或缺的仪器之一。 本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使

星载SAR预处理缓存系统研究

针对某星载合成孔径雷达快视成像系统具有数据量大、存储量大等特点,分析了其<BR>信号处理系统应有的功能,提出了一种使用FPGA 进行距离向降采样滤波的方法,解决了FPGA控制2GB SDRAM 存储器

高速实时数据采集系统的设计与实现

数据采集处理技术是现代信号处理的基础,广泛应用于雷达、声纳、软件无线电、瞬态信号测试等领域。随着信息科学的飞速发展,人们面临的信号处理任务越来越繁重,对数据采集处理系统的要求也越来越高。近年来FPGA由于其设计灵活性、更强的适应性及可重构性,结合SDRAM的高速、大容量、价格优势,在设计高速实时数据采集系统时受到了广泛的关注。 本课题重点研究了基于FPGA与DDR2-SDRAM的高速实时数据采集系

基于FPGA的实时图像融合处理系统

随着多媒体技术发展,数字图像处理已经成为众多应用系统的核心和基础。图像处理作为一种重要的现代技术,已经广泛应用于军事指挥、大视场展览、跟踪雷达、电视会议、导航等众多领域。因而,实现高分辨率高帧率图像实时处理的技术不仅具有广泛的应用前景,而且对相关领域的发展也具有深远意义。 大视场可视化系统由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使细节得到充分地展现。为了在曲面屏幕上正确的显示图像,需要在投影前

多端口SDRAM控制器的设计与实现

设计实现了一种基于FPGA 的,可用于多数据缓存的、能够高效利用带宽的多端口<BR>SDRAM 控制器。本文使用状态机的设计思想,采用Verilog 硬件描述语言设计了时序控制程序。得到的SDRAM

基于FPGA的嵌入式导航雷达显示系统

雷达即无线电探测和测距。雷达装在船上用于航行避让、船舶定位和引航的称为船用导航雷达。船用导航雷达是测定本船位置和预防冲撞事故所不可缺少的系统。它能够准确捕获其它船只、陆地、航线标志等物标信息,并将其显示在显示屏上。 本文围绕船用导航雷达展开了研究,研究内容分为以下几个部分: 首先介绍了雷达的概念、基本原理和主要应用,而且详细叙述了船用导航雷达的发展和工作原理及特性。 然后根据雷达的基本原理和船用导

基于FPGA的连续存储系统实现

随着信息技术的发展,通讯、雷达等领域对高速、大容量数据实时存储提出了更高的要求。在控制系统中,高速数据获取常用到数据缓冲存储器,其原因是微控制器及常规总线难以及时地处理现场高速输出的数据流。在海量连续数据存储板的控制系统中,采用集成度高、功耗低、可靠性高、处理能力强的动态同步随机存储器SDRAM,是最好的选择。但是,与速度快、控制简单的SRAM相比,SDRAM存储有复杂的时序要求,需要定时刷新,为

SDRAM读写控制的实现与Modelsim仿真

软件开发环境:ISE 7.1i 硬件开发环境:红色飓风II代-Xilinx版 1. 本实例用于控制开发板上面的SDRAM完成读写功能; 先向SDRAM里面写数据,然后再将数据读出来做比较,如果不匹配就通过LED变亮显示出来,如果一致,LED就不亮。 2. part1目录是使用Modelsim仿真的工程; 3. part2目录是在开发版上面验证的工程; 2.1. part

半实物仿真系统硬件控制子系统

针对某型双色红外敏感器,本文分析了整个半实物仿真系统的系统需求,在此基础上研究了光源控制与数据采集硬件控制子系统的性能要求,并设计研制成功,通过项目验收。 本文主要研究了该半实物仿真系统的硬件控制子系统软硬件设计方面的关键技术,设计了基于USB2.0传输与基于串口RS-232传输两套方案。解决了控制系统硬件器件的选型,PCB板的设计以及在软件设计中的几个关键问题,比如FPGA中数据缓存、数据传输可

基于FPGA和USB20视频图像采集

本论文在分析比较现有图像采集处理系统的前提下,提出并设计了一种基于FPGA和USB2.0的视频图像采集及处理平台,在此平台上可以验证各种图像处理或视频压缩算法,并通过USB2.0实现视频图像的PC机采集及处理后数据传输。另外,整个平台还需兼顾处理的实时化和高速化,以满足不同领域视频图像预处理要求。 整个系统可分为四个部分:FPGA视频信号采集、视频图像处理算法FPGA实现、USB2.0视频信号传输