SAR
共 244 篇文章
SAR 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 244 篇文章,持续更新中。
FPGA在实时SAR成像系统中的应用
合成孔径雷达(SAR)是一种具有高分辨成像和远距离作用的高性能雷达,在许多领域均发挥重要作用。然而在工程实现的过程中,一方面,它需要对大数据量和高数据率的原始数据进行处理,另一方面,雷达系统对实时性有很高的要求...
利用SPECAN算法的聚束SAR成像处理
<P>讨论了距离向去调频聚束模式SAR信号的回波模型及特点,通过对聚束SAR信号的时、频域关系的分析,给出了适合去调频后的聚束SAR数据的成像算法。该算法结合了SPECAN算法高效和标离-多普勒算法实
基于小波变换和PCA的SAR图像相干斑抑制
提出一种SAR图像相干斑噪声抑制新的滤波方法。该方法利用小波变换结合主分量分析(PCA)对SAR图像进行去噪。小波变换可以很好地保持边缘细节信息,主分量分析(PCA)能从混合信号中提取出主分量即信号的
机载SAR监控系统地面测试设备
本文设计并实现了机载SAR 监控系统地面测试设备,在系统设计中采用80C320 作<BR>为处理器,并对几个关键技术进行了分析。介绍了系统结构,总体方案设计,硬件设计和软件控制流程。<BR>关键词:机
介绍ADS7809 A D转换器标识符性能的使用
The ADS7809 is part of a family of capacitive redistribution<BR>SAR A/D converters that feature a se
基于TMS320C6415实现机载SAR方位向预滤波处理
本文介绍了HJ-1-C 卫星地面快视处理系统中方位向预滤波器的研制,该预滤波器采用了自行设计的、基于TMS320C6415 的高速信号处理板,优化的软件设计保证了硬件资源的高效利用。本文对方位向预滤波
星载SAR预处理缓存系统研究
针对某星载合成孔径雷达快视成像系统具有数据量大、存储量大等特点,分析了其<BR>信号处理系统应有的功能,提出了一种使用FPGA 进行距离向降采样滤波的方法,解决了FPGA控制2GB SDRAM 存储器
改进的大斜视角SAR阶梯变换算法
针对大斜视角下合成孔径雷达信号时域距离校正后的特点,提出了改进的阶梯变换算法,在各个子孔径分别采用不同调频斜率的参考信号进行去斜处理,解决了信号多普勒调频斜率随方位时间变化的问题;通过频域插值准确挑选
SAR数据存储系统中的DSP研究
DSP相关应用硕士论文,对DSP产品的研发很有帮助
SAR雷达原始数据BAVQ压缩算法的硬件实现
本文研究了SAR雷达原始数据BAVQ压缩算法的硬件实现。采用ADSP21060(SHARC)芯片结合Altera公司的FLEX Xl OK l 0LC84-3芯片组成最简的系统,采用流水线并行处理高速
SAR图像峰--斜双参检测法的FPGA实现
在SAR 图像中检测舰船本身或其尾迹时,往往运算量非常大,为了满足未来业务<BR>化操作中高速和实时性的要求,本文提出了一种基于FPGA 的硬件实现方法,提出了应<BR>用VHDL 在ALTERA S
PowerPC处理器优势及其应用研究
本文基于PowerPC7410 芯片与常用DSP 芯片性能的比较与分析,指出了PowerPC 在<BR>大数据量、高速信号处理中的巨大优势和应用潜力,最后给出了采用PowerPC 实现的SAR实时距离
机载SAR天线稳定平台的DSP数字控制器设计
机载SAR(airborne Synthetic Aperture Radar,合成孔径雷达)中,用三轴稳定平台隔<BR>离载机的姿态变化及机械振动来稳定天线波束指向是关键的运动补偿技术之一。本文提出
摸屏控制器芯片的高精度低功耗ADC设计
在便携式电子类广:品中,触摸屏由于其轻便、占用空间少、方便灵活等优点,已经逐
渐墩代键盘,成为嵌入式计算机系统的输入设备。对丁便携式或者电池供电的电了设备要
求比较低的供电电压和比较小的功耗。触摸屏控制器芯片的核心电路是模数转换器
(ADC),因此高性能的ADC设计成为关注的难点。在保征芯片面积小的胁提下,设计出
高精度、低功耗的ADC足本设计的核心。逐次逼近式(SAR)ADC具有8—16
星载SAR高速FPGA预处理板的研制
合成孔径雷达的实时信号处理系统,可以分成相对独立的几个阶段,即A/D变换和缓存、距离向预处理器、方位向预处理器、距离向压缩处理、转置存储器、方位向压缩处理、逆转置存储器.合成孔径雷达预处理的目的,就是缓解高处理数据率和低传输数据率的矛盾,使得在不太影响成像质量的前提下,尽量减少传输的数据率,有利于后续处理的硬件实现,做到实时处理.论文结合电子所合成孔径雷达实时成像处理系统,设计开发了基于Xilin
SAR雷达原始数据BAVQ压缩算法的硬件实现
摘要:本文研究了S A R雷达原始数据B A V Q压缩算法的硬件实现。采用 A D S P 2 1 0 6 0 ( S H A R C ) 芯片结合 A l t e r a公司的F L E X&nb
机载双基地SAR成像算法的FPGA设计与实现
双基地合成孔径雷达(简称双基地SAR或Bistatic SAR)是一种新的成像雷达,也是当今SAR技术的一个发展方向,在军用及民用领域都具有良好的应用前景,近年来成为研究的热点。本文则侧重于研究双基地SAR的距离一多普勒(R-D)成像算法的实现。 在双基地SAR系统及成像算法的研究方面,推导了双基地SAR的系统分辨特性及雷达方程,分析了主要系统参数之间的约束关系。针对正侧视机载双基地SAR系统,本
位置敏感探测器PSD在雷达天线稳定平台测试中的应用
为了满足对机载合成孔径雷达(SAR)天线稳定平台动态性能的高精度测试的目的。采用基于二维PSD的测量系统测试平台。介绍了该测试系统测量雷达天线微小转角的原理、测试系统的结构、PSD器件的基本原理,数据
SAR实时处理机的FPGA实现
高时效性是SAR成像系统的一个关键性能,SAR成像处理数据量大,运算量大,要实现实时处理就要求运算速度极快.SAR成像运算量主要集中在距离向和方位向的压缩处理上,常用的压缩处理方案是采用高速DSP实现,这种方法曾被认为是SAR实时处理最佳的硬件实现方案,但是近几年可编程器件的发展使得FPGA已经成为比DSP更优越的压缩处理方式,体积、速度、灵活性等各种性能都全面优于DSP.该文的主要内容可归纳为以
LVDS高速数据传输设计及其在SAR处理机中的应用
针对LVDS高速数据传输,本文分析并比较了三种有效的传输方案。结合这些方案的<BR>特点和合成孔径雷达成像的需求,本文实现了使用高速时钟采样进行同步接收的LVDS传输方案。该方案有效地解决了在LVDS