S6 GTP
共 34 篇文章
S6 GTP 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 34 篇文章,持续更新中。
设有10个学生的成绩分别为56、69、84、82、73、88、99、63、100和80分。试编制程序分别统计低于60分、60~69分、70~79分、80~89分、90~99分及100分的人数存放到s5
设有10个学生的成绩分别为56、69、84、82、73、88、99、63、100和80分。试编制程序分别统计低于60分、60~69分、70~79分、80~89分、90~99分及100分的人数存放到s5、s6、s7、s8、s9及s10单元中。
题目一:设有10个学生的成绩分别为:56,69,84,82,73,88,99,63,100和80分。 试编写程序分别统计:低于60分
题目一:设有10个学生的成绩分别为:56,69,84,82,73,88,99,63,100和80分。
试编写程序分别统计:低于60分,60-69分,70-79分,80-89分,90-99分以及100分的人数,分别存放到s5, s6, s7, s8, s9,s10单元中,并把它们打印出来。
(要求使用完整段定义,数据只能读一次)
题目二:试编写一程序,要求根据用户键入的月份数在终端上显示该月
C8051F
C8051F,此程序模/数转化通道AIN0.0的输入值,测试前将S6的第一拨码开关拨到ON
熟悉遥控接码解码的方法 //数码管显示解码结果:高四位为用户码
熟悉遥控接码解码的方法
//数码管显示解码结果:高四位为用户码,低2位为按键码
//硬件要求:拨码开关S10的第2位置ON,其他置OFF
// 拨码开关S5、S6全部置ON
// 其他拨码开关全部置OFF
// 可读出任何6121或6122(CD6121/CD6122/SC6121/SC6122)及其兼容芯
gtp协议的分析
gtp协议的分析,以及对此给出的一个实现
熟悉DS18B20的使用 六位数码管显示温度结果
熟悉DS18B20的使用
六位数码管显示温度结果,其中整数部分2位,小数部分4位。每次按下RB0键后进行一次温度转换。
硬件要求:把DS18B20插在18B20插座上
拨码开关S10第1位置ON,其他位置OFF
拨码开关S5、S6全部置ON,其他拨码开关全部置O
基于FPGA的高速串行传输接口研究与实现
<P>摘 要:介绍了FPGA最新一代器件Virtex25上的高速串行收发器RocketIO。基于ML505开发平台构建了一个高速串行数据传输系统,重点说明了该系统采用RocketIO实现1. 25Gbp s高速串行传输的设计方案。实现并验证了采用FPGA完成千兆串行传输的功能目标,为后续采用FPGA实现各种高速协议奠定了良好的基础。<BR>关键词: FPGA;高速串行传输; RocketIO; G
单片机开发板配套52个程序(c语言源代码)
买的开发板上带的52个应用于实物的程序,希望对大家有帮助<br />
<img alt="" src="http://www.elecfans.com/soft/6/2012/data:image/png;base64,iVBORw0KGgoAAAANSUhEUgAAA0UAAAInCAIAAADYrmUHAAAgAElEQVR4nOy9X2hUxx//PYqIPFIoFOSB9KEiSkUIIs
Virtex-5 GTP Transceiver Wizar
<P>The LogiCORE™ GTP Wizard automates the task of creating HDL wrappers to configure the high-speed serial GTP transceivers in Virtex™-5 LXT and SXT devices. The menu-driven interface allo
基于FPGA的高速串行传输接口研究与实现
<P>摘 要:介绍了FPGA最新一代器件Virtex25上的高速串行收发器RocketIO。基于ML505开发平台构建了一个高速串行数据传输系统,重点说明了该系统采用RocketIO实现1. 25Gbp s高速串行传输的设计方案。实现并验证了采用FPGA完成千兆串行传输的功能目标,为后续采用FPGA实现各种高速协议奠定了良好的基础。<BR>关键词: FPGA;高速串行传输; RocketIO; G
Virtex-5 GTP Transceiver Wizar
<P>The LogiCORE™ GTP Wizard automates the task of creating HDL wrappers to configure the high-speed serial GTP transceivers in Virtex™-5 LXT and SXT devices. The menu-driven interface allo
LTC6994参考设计及PCB布线规则
Demonstration circuit 1562A is an engineering tool<BR>to design and evaluate the LTC699X-X family of<BR>TimerBlox circuits. The center section of the board<BR>contains a pre-configured TimerBlox funct
高速实时信号处理系统的FPGA软件设计与实现.rar
随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几
基于FPGA的高速串行接口模块仿真设计.rar
现代社会信息量爆炸式增长,由于网络、多媒体等新技术的发展,用户对带宽和速度的需求快速增加。并行传输技术由于时钟抖动和偏移,以及PCB布线的困难,使得传输速率的进一步提升面临设计的极限;而高速串行通信技术凭借其带宽大、抗干扰性强和接口简单等优势,正迅速取代传统的并行技术,成为业界的主流。 本论文针对目前比较流行并且有很大发展潜力的两种高速串行接口电路——高速链路口和Rocket I/O进行研究,并以