Quartus

共 1,385 篇文章
Quartus 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1385 篇文章,持续更新中。

基于FPGA的数字相位计的研究与实现

本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和测量信号初相位的检测,并同时阐述了FPGA在实现数字相位计核心FFT算法中的优势。在优化的硬件结构中,利用

quartusII

quartus2使用指南,详细介绍开发的步骤。

quartus_II_warning汇总.doc

quartus_II_warning汇总

FPGA用于160Gbs高速光纤通信系统中PMD补偿的研究

偏振模色散(PMD)是限制光通信系统向高速率和大容量扩展的主要障碍,尤其是160Gb/s光传输系统中,由PMD引起的脉冲畸变现象更加严重。为了克服PMD带来的危害,国内外已经开始了对PMD补偿的研究。但是目前的补偿系统复杂、成本高且补偿效果不理想,因此采用前向纠错(FEC)和偏振扰偏器配合抑制PMD的方法,可以实现低成本的PMD补偿。 在实验中将扰偏器连入光时分复用系统,通过观察其工作前后的脉冲波

FPGA实验教程一

FPGA实验教程,使用户了解FPGA开发流程,熟悉QUARTUS II软件的应用

FPGA在雷达信号处理中的设计与应用

  本文首先介绍了利用FPGA设计数字电路系统的流程和雷达数字信号处理的主要内容。  在第二章中主要阐述了FIR数字滤波器的窗函数设计方法,并应用FIR滤波器设计数字动目标显示和数字动目标检测系统;脉冲压缩处理是现代雷达信号处理的一个重要组成部分,线性调频信号和二相巴克码的脉冲压缩处理方法在第三章做了重点描述。  Cyclone系列芯片是高性价比,基于1.5V、0.13um采用铜制层的SRAM工艺

ADSL传输系统的IFFTFFT算法研究与FPGA实现

  本文对ADSL传输系统中的FFT处理器算法和硬件实现进行了研究,在对ADSL传输系统研究的基础上,完成了模拟前端和数字信号处理的部分设计;从提高FFT处理器速度的角度出发,对FFT进行了理论研究,优化了FFT的算法;在分析和比较目前存在的FFT处理器后,确定使用PLD芯片来设计FFT处理器,本课题综合考虑了芯片的硬件特性,设计了新的FFT处理器算法,提高了传输速率,设计的FFT处理器具有良好的

UWB中Viterbi译码器的FPGA设计与实现

超宽带(UwB)是一种采用ns级脉冲信号宽度、占用GHz级信号频谱、发送功率极低、适用于短距离的无线通信技术.以高分辨率、高截获率、信息含量大和能探测隐蔽目标等优点而成为无线通信领域研究和开发的一个热点.由于超宽带信号发射功率低、信息含量大,容易受到各种干扰,因此降低数据传输的误码率,提高通信的抗干扰能力是一个关键问题,通常采用信道编码来提高通信系统信息传输的可靠性.UWB系统采用IEEE 802

TTCM量化性能及其译码器的FPGA设计

Turb0网格编码调制技术(TFCM)在数字通信系统中引起人们浓厚的兴趣,因为这种将编码和调制结合在一起考虑的新技术不仅有高的差错纠正能力,而且还具有很高的带宽利用率。它的整体结构很像Turboo码,但是它利用网格编码调制(包括多维网格编码调制)作为分量码。尽管如此,编码器还是要作一些改动,译码器也因为采用网格编码调制作为分量码而作出相应的调整,以便能够作迭代译码。译码器采用软输入软输出的基于符号

JPEG2000算术编码的研究与FPGA实现

JPEG2000是由ISO/ITU-T组织下的IEC JTC1/SC29/WG1小组制定的下一代静止图像压缩标准.与JPEG(Joint Photographic Experts Group)相比,JPEG2000能够提供更好的数据压缩比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多种特性使得它具有广泛的应用前景.但是,JPEG2000是一个复杂编码系统,目前为止的软件实现

JPEG2000中算术编码的FPGA实现

JPEG2000是联合图像专家组于2000年12月制定的新一代静止图像压缩标准.相对于JPEG标准,熵编码部分采用了基于上下文的自适应二进制算术编码,其压缩性能要优于JPEG.本文研究了算术编码的原理,完成了JPEG2000中算术编码的C语言实现,以及电路设计并在FPGA上进行了验证. 首先,本文研究了算术编码的基本原理.分析了JPEG2000中的算术编码算法的关键技术,主要包括自适应概率估计,有

DVBT系统中内交织和解内交织的FPGA实现

广播电视正由模拟向数字全面过渡,发展数字电视是当务之急。要普及数字电视首先要开发数字电视的广播系统,目前我国的数字电视地面广播正在研究开发中。 本论文首先介绍了欧洲数字电视地面传输标准及基本原理,接着根据DVB-T标准对DVB-T的发送和接收系统进行了具体的研究,然后按照DVB-T内交织的原理,设计了实现内交织的方案,其中包括比特交织和符号交织。同时也设计了包括解符号交织和解比特交织在内的解内交织

ChenMobius数字通信系统的MATLAB仿真及FPGA实现

自上个世纪九十年代以来,我国著名学者、现中国科学院院士、清华大学陈难先教授等人使用无穷级数的Mobius反演公式解决了一系列重要的应用物理中的逆问题,例如费米体系逆问题、信号处理等,开创了应用、推广数论中的Mobius变换解决物理学中各种逆问题的巧妙方法,其工作在1990年得到了世界著名的《NATURE》杂志的整版专评与高度评价。华侨大学苏武浔、张渭滨教授等则把Mobius变换的方法应用于几种常用

基于FPGA 小波的数字信号成形

本文首先回顾了基于小波分析理论的基带波形成形理论,提出了基于FPGA 的实现结<BR>构。采用Altera 的Cyclone (EP1C12Q240C6)进行实现。利用Quartus5.0 和进行结构

FPGA设计及QUARTUS2教程

1.了解IC设计概述 2.可编程逻辑器件(PLD)原里 3.FPGA设计流程 4.QUARTUS 2使用简介

SOPC技术及应用

SOPC技术是美国Altrea公司于2000年最早提出的,并同时推出了相应的开发软件Quartus II。SOPC是基于FPGA解决方案的SOC,与ASIC的SOC解决方案相比,SOPC系统及其开发技术具有更多的特色。

Quartus使用总结

QuartusII 4.2使用经验总结。介绍使用方法和基本经验,对初学者有用

NIOS_LED.rar

完整的Nios 2 演示工程,包括Quartus II 工程和NIOS IDE下的c代码。采用NIOS 2处理器控制LED。已通过实验测试。

QuartusII_TimeQuest_Basic.ppt

基于quartus的时序分析详细讲解和实际例程

基于ARMFPGA的雷达伺服控制器设计

这篇论文在系统分析国内外雷达伺服控制系统研究现状的基础上,选定以ARM为内核的基于ARM+FPGA的雷达伺服控制器为研究对象。 首先,根据雷达伺服控制系统功能要求与性能指标,进行系统的硬件设计:选择基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作为主控芯片,ARM与FPGA的连接形式采用中断+存储器的形式;将ARM与FPGA上多余的引脚引出作为将来升级的需要