Plus

共 618 篇文章
Plus 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 618 篇文章,持续更新中。

MAX+PLUSⅡ应用入门-188页-13.7M.pdf

专辑类-可编程逻辑器件相关专辑-96册-1.77G MAX+PLUSⅡ应用入门-188页-13.7M.pdf

MAX+PLUS-II快速入门-16页-0.4M.rar

tyw 专辑类----可编程逻辑器件相关专辑 MAX+PLUS-II快速入门-16页-0.4M.rar

CPLD数字电路设计--使用MAX+plusⅡ入门篇-555页-21.1M.rar

tyw 专辑类----可编程逻辑器件相关专辑 CPLD数字电路设计--使用MAX+plusⅡ入门篇-555页-21.1M.rar

MAX+PLUSⅡ应用入门-188页-13.7M.rar

tyw 专辑类----可编程逻辑器件相关专辑 MAX+PLUSⅡ应用入门-188页-13.7M.rar

文电通pdf-plus-9破解.zip

常用软件库-25个-13.5G 文电通pdf-plus-9破解.zip

CPLD数字电路设计-使用MAX+plusⅡ入门篇-555页-21.1M.pdf

专辑类-可编程逻辑器件相关专辑-96册-1.77G CPLD数字电路设计-使用MAX+plusⅡ入门篇-555页-21.1M.pdf

Nucleus操作系统内部参考手册

Nucleus PLUS 以源码交付给用户使用。由于Nucleus PLUS 源代码很大,典型用户很难<BR>对它加工。因此,该手册是用于帮助Nucleus PLUS 用户了解源代码。

基于ARM和Linux的嵌入式系统的研究以及打印模块的实现

随着计算机技术的飞速发展,嵌入式系统将在人们的生产生活中发挥越来越重要的作用。一方面,ARM技术已经在当今的嵌入式微处理器领域中占据了领先地位,另一方面,结构清晰、源码开放的Linux已经发展成为一款非常具有活力的操作系统。近年来,基于ARM和Linux的嵌入式技术已经成为当前嵌入式领域研究的一个亮点。便携式微型热敏打印机虽然已经广泛应用在票据打印领域,但是其优秀的图形打印能力仍然具有很大的应用潜

基于ARM和Nucleus Plus的打印机设计与实现

随着国有银行向商业银行的转变,银行的设备采购标准会越来越高,与此同时,银行柜台业务量的增加,使得老一代的银行专用打印机无论在速度上还是在使用的方便性上都显得力不从心,为了占领市场,公司有必要开发新型的、使用更加方便的打印机。 老一代打印机在打印存折时,柜台工作人员要把存折放准位置,要不然打印会偏离预定位置,在打印信函时,有的冷僻字无法打印出来,软件无法下载升级。为了加快柜台处理速度,减小柜台工作人

SEED-XDS560PLUS仿真器驱动

SEED-XDS560PLUS仿真器驱动

基于FPGA硬件实现的谐波检测方法

本文依据谐波检测理论,在对谐波检测实现技术进行综合分析的基础上,以高精度和高速度为目标,设计了一个高性能的谐波检测系统。文中阐述了电力系统谐波的来源、特点、分类和危害,并对当前国内外谐波检测方法及其实现技术的发展现状、存在问题和技术难点进行综述。本设计的重点是采用FPGA硬件实现傅立叶谐波检测算法。在技术上采用低通滤波器来消除频谱混叠;采用以FPGA硬件实现的数字锁相环来实现对电力系统工频信号的跟

基于FPGA的全同步数字频率计的设计

频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号

基于VHDL语言的卷积码编解码器的设计

本文在阐述卷积码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于VHDL语言设计(2,1,6)卷积码编解码器的方法。

MAX+PLUSII 10.230

Max+plusⅡ是Altera公司提供的FPGA/CPLD开发集成环境,Altera是世界上最大可编程逻辑器件的供应商之一。Max+plusⅡ界面友好,使用便捷,被誉为业界最易用易学的EDA软件。在Max+plusⅡ上可以完成设计输入、元件适配、时序仿真和功能仿真、编程下载整个流程,它提供了一种与结构无关的设计环境,是设计者能方便地进行设计输入、快速处理和器件编程。

CPLD数字电路设计--使用MAX+plusⅡ入门篇 555页 21.1M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【2】FPGA、CPLD->CPLD数字电路设计--使用MAX+plusⅡ入门篇 555页 21.1M.pdf

硬件工程师手册

目 录 第一章 概述 3 第一节 硬件开发过程简介 3 §1.1.1 硬件开发的基本过程 4 §1.1.2 硬件开发的规范化 4 第二节 硬件工程师职责与基本技能 4 §1.2.1 硬件工程师职责 4 §1.2.1 硬件工程师基本素质与技术 5 第二章 硬件开发规范化管理 5 第一节 硬件开发流程 5 §3.1.1 硬件开发流程文件介绍 5 §3.2

Nucleus plus 移植笔记

Nucleus plus 移植笔记 关于移植的详细说明.

MAX+PLUSII.zip

资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【MAX+PLUS】->MAX+PLUSII.zip

MAX+PLUS II快速入门 16页 0.4M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【MAX+PLUS】->MAX+PLUS II快速入门 16页 0.4M.pdf

MAX+PLUSⅡ应用入门 188页 13.7M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【MAX+PLUS】->MAX+PLUSⅡ应用入门 188页 13.7M.pdf