PLD

共 364 篇文章
PLD 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 364 篇文章,持续更新中。

DESIGN~1.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->DESIGN~1.ZIP

ONEHOT.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->ONEHOT.ZIP

handlec.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->handlec.pdf

cpld1504e.rar

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->实验板资料->cpld1504e.rar

abel-HDL Reference.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->abel-HDL Reference.pdf

基于PLC的SD加法器在DSP领域中的应用

·摘要:  本文提出了一种以SD(Singed-Digit)数表示的求和计算方法,克服了传统的二进制数表示求和过程中产生的进位对运算速度的限制.并在此基础上应用硬件描述语言(VHDL)设计实现了基于可编程逻辑器件(PLD)的SD加法器,简化了求和运算过程.实验证明,通过这种算法可得到运算速度高、电路结构简单的高速加法器.以满足数字信号处理(DSP)系统的高性能要求. &nbsp

COMBIN~1.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->COMBIN~1.ZIP

F2.1中文教程.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->F2.1中文教程.pdf

altera datasheet.rar

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->altera datasheet.rar

pld与cpld数字电路设计??使用machxl 229页 3.3M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【2】FPGA、CPLD->pld与cpld数字电路设计??使用machxl 229页 3.3M.pdf

3224.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->3224.ZIP

西门子S7-300和S7-400 梯形逻辑编程手册 164页 3.8M.pdf

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->西门子S7-300和S7-400 梯形逻辑编程手册 164页 3.8M.pdf

AHDL.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->AHDL.ZIP

quartus_2.zip

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->quartus_2.zip

如何设计最优化的状态机.doc

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->如何设计最优化的状态机.doc

期刊论文:基于DSP的矩阵变换器空间矢量控制

·论文摘要:矩阵式变换器是一种具有优良的输入输出特性的新型交—交变换器,从等效的交—直—交变换的空间矢量调制出发,提出了一种基于DSP-TMS320LF2407A的控制方案,同时用DSP+PLD的方案完成了安全换流,简化了控制系统,提高了控制系统的可靠性。 

EAB_VHDL.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->EAB_VHDL.ZIP

fpga.rar

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->实验板资料->fpga.rar

MULTIP~1.ZIP

资料->【C】嵌入系统->【C2】IC设计与FPGA->【0】综合(可编程逻辑器件、PAL、GAL、PLD、ASIC)->PLd-21icPLD学习资料下载大全(12M)->MULTIP~1.ZIP

基于DSP_Builder的HDB3编码器设计

· 摘要:  HDB3码是重要的基带传输码型之一.HDB3编码器可以用专用的DSP芯片或PLD器件(FPGA或CPLD)完成设计,且用VHDL语言设计较多.本文给出了一种新的基于DSP Builder的HDB3编码器设计方案.该编码器设计结果可以单独做为一个编码系统在硬件中实现,也可以做为其他设计的子模块被调用.同时,在Altera的NiosⅡ嵌入式系统设计中也可以做为一个编码