PCIE

共 161 篇文章
PCIE 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 161 篇文章,持续更新中。

PCIe的原理及体系架构_学习笔记

......TLP包在物理层被转换成串行比特流以2.5Gbit/s(1.0版本)的速率传输,由于不发送时钟采用8b/10b编码,产生了20%的额外开销.所以,对于x1通道的PCIe设备来说,TLP包在单方向上的速率为2.5×0.8×1024=2048Mbit=256MB(每秒).数据有效载荷最多约占TLP的99.3%。另外,双向传输时,反馈的DLLP会影响传输速率,但不会占很大一部分带宽.....

pcie设计

pcie总线的设计流程,从pcie的发展过程一直到现在的发展趋势,全面讲述了Pcie的开发过程。

fpga开发pcie

PciE是pci express的简称,是为了解决pci带宽限制而开发的新技术。并行信号由于受信号串扰的影响,带宽做到pcix 64bit位宽x133M基本已经到了瓶颈了,要进一步提高总线带宽一种新技术迫在眉睫,PCIE就是在这种背景下提出的。

PCIe初学者指南

XILINX pcie开发指南,非常适合刚接触pcie的初学者。

嵌入式系统如何避免PCIe总线的瓶颈

在高性能嵌入式系统中,实现高效的数据移动是一个关键的因素。PCI Express的出现给我们提供了一些非常有效的方法来优化数据流量。 “一个好朋友会帮你搬家,但一个值得信赖的朋友会帮助你搬运尸体。”幸运的是,我没有任何直接经验来证实这个古老的妙语,但是我窃喜这个前提。嵌入式系统架构师偶尔需要帮助搬运数据,因此,我们转向我们信任的朋友---主控总线,直接存储器存取(DMA),共享内存和协同处理。

深入理解PCIe总线带宽

深入描述了PCIe系统的各种影响有效带宽的因素,可以帮助系统设计人员深入理解PCIe总线

PCIE3.0协议

讲述PCIE3.0的协议规范,对于PCIE的物理层、链路层、事物层、电源管理、系统结构、软件初始化和配置等进行了详细的描述

PCIE基础知识

<p>资料下载分数需要从0变成2分,所以更改下载分数,希望能通过审核,,,,,,,,,,,,,,,,,,,,,,</p>

PCIE学习笔记

<p>资料下载分数需要从0变成2分,所以更改下载分数,希望能通过审核,,,,,,,,,,,,,,,,,,,,,,</p>

PCIE详细设计

<p>资料下载分数需要从0变成2分,所以更改下载分数,希望能通过审核,,,,,,,,,,,,,,,,,,,,,,</p>

PCIe总线基础

<p>资料下载分数需要从0变成2分,所以更改下载分数,希望能通过审核,,,,,,,,,,,,,,,,,,,,,,</p>

GVI_PCIe_DMA

该压缩包为GVI_PCIe_DMA官方程序,还是有一定参考价值

PCIe的verilog源程序.part01

该压缩包为xilinx评估板sp605的PCIe的verilog源程序(已经经过调试).part01,不错的资料

PCIe的verilog源程序.part02

该压缩包为xilinx评估板sp605的PCIe的verilog源程序(已经经过调试).part02,不错的资料

PCIe的verilog源程序.part03

该文档为xilinx评估板sp605的PCIe的verilog源程序(已经经过调试).part03,不错的参考资料

PCIe的verilog源程序.part04

该压缩包为xilinx评估板sp605的PCIe的verilog源程序(已经经过调试).part04,不错的参考资料

高速接口标准

下一代接口标准正在不断挑战当今一致性测试和调试工具的极限。PCIe 4.0 16 Gb/s、SAS 12 Gb/s、SuperSpeed USB 10Gb/s 和 DDR4 3200 MT/s 及其他高速总线技术的电接口验证对测试提出了比以前更加复杂的要求。

PCIE多串口卡设计

本文介绍了基于PCIE接口的工业用多串口卡设计。阐述了PCIE总线的特点,在PCIE规范下的板卡设计要求。

基于FPGA的 PCIE DMA源码

基于FPGA的 PCIE DMA源码,项目源码,需要的可以下载交流!

HUAWEI ME909s-821 LTE Mini PCIe模块硬件指南

本文描述了 HUAWEI ME909s-821 LTE Mini PCIe 模块(以下简称 ME909s-821 Mini PCIe 模块)使用过程中的硬件应用接口和空中接口。 通过本文,您可以了解到 ME909s-821 Mini PCIe 模块使用过程中的接口规范、电气特 性以及相关产品信息。