PCB仿真
共 143 篇文章
PCB仿真 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 143 篇文章,持续更新中。
基于ADS的C波段的低噪声放大器仿真设计
<span id="LbZY">低噪声放大器是接收机中最重要的模块之一,文中采用了低噪声、较高关联增益、PHEMT技术设计的ATF-35176晶体管,设计了一种应用于5.5~6.5 GHz频段的低噪声放大器。为了获得较高的增益,该电路采用三级级联放大结构形式,并通过ADS软件对电路的增益、噪声系数、驻波比、稳定系数等特性进行了研究设计,最终得到LNA在该频段内增益大于32.8 dB,噪声小于1.5
滤波器设计 贾宝富
滤波器设计理论与简单的软件仿真
有限冲激响应滤波器的仿真研究
FIR滤波器的仿真
X波段低相噪跳频源的设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案
二阶有源低通滤波电路分析
<p>
设计一种压控电压源型二阶有源低通滤波电路,并利用Multisim10仿真软件对电路的频率特性、特征参量等进行了仿真分析,仿真结果与理论设计一致,为有源滤波器的电路设计提供了EDA手段和依据。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12020Q5032U43.jpg" style="width: 381p
一种带振幅调节的晶体振荡器
<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 μm、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-
大学物理实验RC电路时间常数的Multisim仿真测试
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于探索大学物理电学实验仿真技术的目的,采用Multisim10仿真软件对RC电路时间常数参数进行了仿真实验测试。从RC电路电容充、放电时电容电压uC的表达式出发,分析了uC与时间常数之间的关系,给出了几种Multis
一种新的ISM频段低噪声放大器设计方法
为解决ISM频段低噪声放大器降低失配与减小噪声之间的矛盾,提出了一种改善放大器性能的设计方法.分析了单项参数的变化规律,提出了提高综合性能的方法,给出了放大器封装模型的电路结构.对射频放大器SP模型和封装模型进行仿真.仿真结果表明,输入和输出匹配网络对放大器的性能有影响,所提出的设计方法能有效分配性能指标,为改善ISM频段低噪声放大器的性能提出了一种新的途径
一种基于gm_ID方法设计的可变增益放大器
<span id="LbZY">提出了一种基于gm /ID方法设计的可变增益放大器。设计基于SMIC90nmCMOS工艺模型,可变增益放大器由一个固定增益级、两个可变增益级和一个增益控制器构成。固定增益级对输入信号预放大,以增加VGA最大增益。VGA的增益可变性由两个受增益控制器控制的可变增益级实现。运用gm /ID的综合设计方法,优化了任意工作范围内,基于gm /ID和VGS关系的晶体管设计,实
基于CORDIC算法的高速ODDFS电路设计
<span id="LbZY">为了满足现代高速通信中频率快速转换的需求,基于坐标旋转数字计算(CORDIC,Coordinate Rotation Digital Computer)算法完成正交直接数字频率合成(ODDFS,Orthogonal Direct Digital Frequency Synthesizer)电路设计方案。采用MATLAB和Xilinx System Generator
基于LMH6517的高性能DVGA设计
<div>
本文介绍了LMH6517 可变增益放大器匹配电路和PCB 布局布线的设计指导,以及LMH6517 的主要特性和这些特性对于系统设计的帮助。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-130314152G4917.jpg" style="width: 495px; height: 269px;" />
VGA 8:1 multiplexer reference
This reference design (RD) features a fully<BR>assembled and tested surface-mount printed circuit<BR>board (PCB). The RD board utilizes the MAX4885<BR>1:2 or 2:1 multiplexer and other ICs to implement
基带成形滤波器的数字设计与实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; "> 根据基带成型滤波器的工作原理,文中设计出了一种基带成型滤波器的数字实现方案。该方案首先运用MATALB仿真工
基于Multisim的高通滤波器的设计与仿真分析
<span id="LbZY">高通滤波为实现高频信号能正常通过,而低于设定临界值的低频信号则被阻隔、减弱。但是阻隔、减弱的幅度则会依据不同的频率以及不同的滤波程序而改变。文中阐述了对电压转移函数推导分析及电路性能的要求,并利用Multisim仿真软件对其频幅特性的分析进行。<br />
<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31
占空比可调矩形波产生电路
占空比可调矩形波产生电路 multisim仿真
秒表课程设计
秒表课程设计,基于Multisim10仿真
Multisim温度扫描分析在模拟电子技术的应用
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">为了讨论温度对模拟电子电路的影响,采用Multisim10仿真软件中的温度扫描分析进行仿真,分析了温度对放大电路的静态工作点以及输出波形的影响,同时验证
使用时钟PLL的源同步系统时序分析
使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew
5-12GHz新型复合管宽带功率放大器设计
<p>
采用微波仿真软件AWR对电路结构进行了优化和仿真,结果显示,在5~12 GHz频带内,复合晶体管结构的输出阻抗值更稳定,带宽得到有效扩展,最高增益达到11 dB,带内波动<0.5 dB,在9 GHz工作频率时,其1 dB压缩点处的输出功率为26 dBm。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12
占空比不可调矩形波产生电路 multisim 仿真
占空比不可调矩形波产生电路 multisim 仿真