Mips
共 370 篇文章
Mips 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 370 篇文章,持续更新中。
VoWLAN语音终端开发设计
·摘要: VoWLAN是基于WLAN(无线局域网)的语音技术,是WLAN和VoIP技术的结合,属于一种无线VoIP技术,这一技术使人们随时随地的通过WLAN网络拨打IP电话成为现实.本终端选择UBICOM公司的网络处理器IP2022作为本终端的主控制器、TI公司TLV320系列的AIC10作为语音的编解码处理器.IP022是一款RISC的处理器,运算速度为120 MIPS;在语音处理上
TMS320F206的高分辨率液晶接口设计
· 摘要: TMS320F206是美国德州仪器(TI)公司生产的16位定点DSP.与传统单片机不同,它运算速度快(可达40MIPS),在一些高端应用领域中正取代普通的单片机.LCD越来越多地在各种仪器仪表和测控系统中作为显示模块.本文讨论LCD与TMS320F206的接口,可为其他DSP和LCD的接口提供参考.
VoIP智能终端设计
·摘要: 通信技术的成熟和发展,使VoIP智能终端高效率、低成本、多业务的优势日益明显.介绍一种基于SIP/RTP协议的VoIP终端的设计和实现方案.硬件以由DSP和MIPS核构成的双核处理器芯片Infineon PSB21553E为平台;软件基于MIPSLinux内核,采用RADVISION协议栈构建终端系统,对VoIP实现方案做了具体设计,并对服务质量做了分析.
基于SIP协议的语音网关开发设计
· 摘要: 对于市场定位在小用户,要求价格介于低端产品与中高端产品之间的网关产品设计,选择IP2022和DSP111作为网关的主控制器和语音的编解码处理器.IP2022是一款RISC的处理器,运算速度为120 MIPS;而Voice Pump的DSP产品在语音处理上得到了很广泛的应用,且价格低廉,满足现阶段对语音的需求.另外,这些器件具有强大的运算和处理功能,经过简单扩充,可
基于TMS320C67x_DSP的代码优化
·摘要: 与传统的软件开发不同,DSP软件开发不仅要求软件能够满足具体的功能需求,而且对软件的内存需求和MIPS需求有着严格的要求.为了满足这些要求,软件开发后通常还需代码优化.该文着重介绍了一些能有效减少程序内存需求、加快程序执行的代码优化方法.仿真实验表明,从代码量和执行时间两方面使代码运行效率得到了提高.
Morgan.Kaufmann.See.MIPS.Run.2nd.Edition.Oct
Morgan.Kaufmann.See.MIPS.Run.2nd.Edition.Oct
基于TMS320C6201 的嵌入式图象匹配计算机
T M S 3 2 0 C 6 2 0 1 是新一代高性能超长指令字定点D S P 芯片,运算处理速度高达1 6 0 0<BR>MIPS, 非常适合应用于嵌入式实时系统, 因此,本文开发了基于T M
基于FPGA的可穿戴处理器的设计与实现
当前在可穿戴计算工程中有十几项关键技术,如微型处理器、无线自组网、System-on-Chip(一个芯片一台机)、无线通讯、嵌入式操作系统等都是当前计算机科学的难关。
近年来,随着微电子技术的迅速发展,集成电路的集成度越来越高,可穿戴计算机系统的微型处理器可以在FPGA上设计并实现。本文深入的研究了在FPGA平台上设计和实现微型处理器的方法,所取得的主要研究成果有:1.选定流水线处理器体系
ARM9基础实验学习教程
嵌入式系统组成的核心部件是各种类型的嵌入式处理器/DSP。随着嵌入式系统不断深入到人们
生活中的各个领域,嵌入式处理器也进而得到前所未有的飞速发展。目前据不完全统计,全世界嵌入
式处理器/DSP 的品种总量已经超过1500 多种,流行体系结构也有近百个系列,现在几乎每个半导
体制造商都生产嵌入式处理器/DSP,越来越多的公司有自己的处理器/DSP 设计部门。
嵌入式微处理器技术的基础是通用
mips cache 介绍
详细介绍 mips cache 之间的关系的 介绍
FM1182E-GE回音消除IC
低功耗
FM1182 典型应用消耗 30-35mW 功率. 通过两条途径达到这么低的功耗:首先,集成硬件加速器帮助主数字信号处理器卸载高强度处理,允许芯片工作在最佳的速度; 第二, FM1182 采用富迪科技的申请专利中的AMBIN 语音处理算法.确保最高的效率. 对于功率有限的便携设备, FM1182 提供一个合适的有回声消除和噪声抑制需的方案.
高性能
在FM1182中的SA
新型定点数字信号处理器TMS320VC5510
TMS320VC5510是美国TI公司推出的新一代数字信号处理器,它具有更高的代码执行效率和更低的功耗,其最高指令执行速度可达800MIPS.文中详细介绍了TMS320VC5510的特点参数、内部结构
MIPS32指令集兼容的CPU模拟器设计
描述一个与MIPS32指令集兼容的CPU模拟器设计方案,该方案用C语言描述处理器的硬件行为,模拟CPU指令的执行过程,实现MIPS32除浮点运算指令以外的所有指令,有大小可配的主存储器、指令和数据统一
快速引导块与各种脉冲式微处理器(ARM,PowerPC,Tms320 DSP,MIPS,M68000)接口的设计指南
<P>Information in this document is provided in connection with Intel products. No license, express o
基于DSP和FPGA的自动指纹识别系统硬件设计与实现
随着计算机与信息技术的发展,生物特征识别技术受到了广泛的关注。指纹识别是生物特征识别中的一项重要内容,一直以来是国内外的研究热点。 嵌入式自动指纹识别是指指纹识别技术在嵌入式系统上的应用。传统的嵌入式自动指纹识别系统多采用单片DSP或MIPS处理器来完成算法,由于DSP或MIPS处理器只能根据程序顺序执行,在指纹匹配过程中只能和整个库中的指纹进行一一匹配,因此这类系统在处理较大指纹库时下匹配时间相
C8051 与SRAM 的高速接口
C8051 是美国Cygnal 公司生产的、与标准51 兼容的高速单片机,速度高达25 MIPS,但它<BR>扩展外部SRAM 的方式与标准51 单片机不同。单片机访问外部存储器的速度直接影响系统的性
基于FPGA技术的高性能AES_CBC算法的实现研究
AES是美国于2000年10月份确立的高级加密标准,该标准的反馈链路模式AESCBC加密算法,用于在IPSec中替代DESCBC和3DESCBC。 加密是安全数据网络的关键,要保证在公众网上传输的信息不被窃取和偷听,必须对数据进行加密。在不影响网络性能的前提下,快速实现数据加密/解密,对于开发高性能的安全路由器、安全网关等对数据处理速度要求高的通信设备具有重要的意义。 在目前可查询的基于FPGA技
MIPS 的SYSTEM C设计
MIPS 的SYSTEM C设计,非常详细和完整的内核架构分析,对设计人员具有参考价值
64位MIPS微处理器的模块设计和FPGA验证
作为嵌入式系统核心的微处理器,是SOC不可或缺的“心脏”,微处理器的性能直接影响着整个SOC的性能。 与国际先进技术相比,我国在这一领域的研究和开发工作还相当落后,这直接影响到我国信息产业的发展。本着赶超国外先进技术,填补我国在该领域的空白以摆脱受制于国外的目的,我国很多科研单位和公司进行了自己的努力和尝试。经过几年的探索,已经有多种自主知识产权的处理器芯片完成了设计验证并逐渐进入市场化阶段
基于NIOSⅡ软核处理器的直流无刷电机控制系统设计.pdf
直流无刷电机由于其无电刷及换向火花、小转动惯量、小体积、低噪声、免维护等优点,在机器人领域中得到广泛应用。在直流伺服控制系统中,目前国内外普遍采用的是以单片机或dsp作为控制系统的微处理器来实现电机的控制算法,但是由于用单片机或dsp控制电机,占用口资源较多,所需周边元器件也较多,对整个系统的稳定性和可靠性有较大影响。随着大规模集成电路技术的发展,数字化的电子自动化设计(eda)工具给电子设计带来