Mbit
共 78 篇文章
Mbit 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 78 篇文章,持续更新中。
CANopen协议
CANopen协议是基于控制器局域网(CAN)的一种高级通信标准,专为实现高效、可靠的分布式实时控制系统而设计。它广泛应用于汽车电子、工业自动化及楼宇自动化等领域,支持高达1 Mbit/s的数据传输速率,能够无缝连接发动机控制单元、传感器、防抱死制动系统等关键组件。此外,CANopen还适用于卡车及其他重型车辆的电气系统集成,如车灯组和电动窗控制,有效简化了布线复杂度并提升了系统的整体性能与安全性
js28f128j3d75
本资源提供了Intel公司生产的js28f128j3d75 FLASH存储器的完整数据手册。该型号FLASH芯片以其高可靠性、大容量(16Mbit)及快速读写性能广泛应用于嵌入式系统设计中,是进行电路板设计与开发时不可或缺的重要参考资料。无论您是在寻找合适的非易失性存储解决方案还是需要深入了解其电气特性以优化现有项目,这份详尽的技术文档都将为您提供所需的一切信息。立即免费下载,获取最权威的产品规格
TJA1051高速CAN收发器产品数据手册(中)
TJA1051 是一款高速CAN 收发器,是CAN 控制器和物理总线之间的接口,为CAN 控制器提供差动发送和接收功能。该收发器专为汽车行业的高速CAN 应用设计,传输速率高达1Mbit/s。
M25P64
M25P64数据手册64 Mbit, low voltage, Serial Flash memory
with 75 MHz SPI bus interface
单片机的串行接口设计
SSF1101是存储容量为4Mbit的SPI串行接口FLASH存储器,其IC卡封装形式可作为单片机系统的大容量数据存储卡。文中介绍了该器件的主要特性和工作原理,并以IC卡封装形式为例,给出了其与单片机的接口电路及相应的读写程序。
STM32电力数据采集
对STM32F103ZE进行扩展,扩展了512Mbit的NAND FLASH,进行数据存储与显示,并利用MODBUS协议进行通讯
串行FLASH存储器SSF1101及其在单片
SSF1101是存储容量为4Mbit的SPI串行接口FLASH存储器,其IC卡封装形式可作为单片机系统的大容量数据存储卡.文中介绍了该器件的主要特性和工作原理,并以IC卡封装形式为例,给出了其与单片机的接口电路及相应的读写程序.
AT24C1024
AT24C1024的官方英文DATASHEET!!
AT24C1024 为 1024MBIT位的IIC EEPROM!
DSP应用系统的PCI接口设计
· 摘要: 提出了一种TMS320VC5402 DSP与PCI控制器PCI2040的接口设计方案,详细介绍了PCI 2040与TMS320VC54 02HPI接口的设计方法及其数据的传输原理.系统包括3个主要功能单元,第一个功能单元是存储器接口,它包括1Mbit的SRAM及32k×16bit EEPROM引导加载程序存储器;第二个功能单元是DSP-PCI接口,它由PCI204
DES协议的FPGA实现
本文对DES协议的FPGA实现进行研究,文中详细分析了几种实现DES算法的结构,其中重点放在了如何提高DES的效率和速度上面。针对DES算法的循环计算的结构特点,运用了循环体展开结构与流水线结构进行了设计,并对这两种结构特点展开深入分析,比较。给出了DES低层电路结构的详细设计。在Altera设计工具中对各种结构DES进行编译、综合,得到了最高处理速度为384Mbit/s的结果。
论述2,4-Mbit BX,BL与2,4,8-Mbit BV闪速存储器的引导快的兼容性
<P>Information in this document is provided solely to enable use of Intel products. Intel assumes no
CCSDS高级在轨系统信道合路器分路器
CCSDS高级在轨系统在航天技术发挥着越来越重要的作用,而信道合路器/分路器以及虚拟信道调度策略是AOS空间站数据系统的核心,是AOS空间站能够传输多任务,高速率不同数据的关键。本文通过对CCSDS高级在轨系统(AOS)的研究,对AOS空系统的架构、特性以及业务进行了分析。 ⑴信道合路器/分路器是AOS空间站数据系统的关键部分,是AOS空间站能够传输多任务,不同速率数据的关键。在对该系统的分析中,
控制器局域网络的音频信号传输
控制器局域网络(CAN)是实时嵌入式系统中传输短报文的串行通信协议,其通讯最高速率可达1Mbit/s。CAN 在传输实时数据中有大量的应用,但在传输音频流上并未普及。针对在CAN 总线上除了发送报文同
基于FPGA的PCIE1接口设计与实现
随着现代计算机技术、微电子技术的进一步结合和发展,可编程逻辑技术已成为当前电子设计领域中最具活力和发展前途的技术。通过采用FPGA/EDA技术,对通信卡的PCI接口、E1接口、外部逻辑电路进行集成,并利用目前通用计算机强大的数字信息处理能力,可大大简化CTI硬件的设计,降低制造成本,提高系统可靠性。 据此,本论文提出了基于FPGA/EDA技术的PCI-E1接口设计方法,文中对PCI总线接口、E1接
3 V 128V 64V 32V-Mbit英特尔StrataFlash存储器应用资料更新(1999年)
Information in this document is provided in connection with Intel products. No license, express or i
YD 509-91 国内卫星通信时分多址(60 Mbit/s)方式进网技术要求
木标准规定了时分多址(TDMA,全称为PCM/TDM/QPSK/TDMA)卫星通信系统用十国内且星通信网时所必须满足的进网技术要求。<BR>本标准适用于国内卫星通信系统的卫星固定业务(6/4 GHz频
基于ARM的100Mbit/s以太网在数控系统中的应用
本文通过设计ARM芯片S3C4510B与网络物理层芯片RTL8201BL的软、硬件接口,实现了下位机和PC机之间基于UDP/IP协议的通信。克服了采用串口通信的一系列弊端,通过一根网线就可以轻松实现P
基于FPGA的MPEG4协同处理器研究
网络带宽依然在不断增长(尤其是在本地网),最后一公里的高速接入日益普及;另一方面的情况是大容量的磁盘、FLASH移动存储盘和激光盘的容量不断增大,使得传送和储存数据的成本不断地下降。不仅使人发问:我们孜孜不倦的搞视频压缩高级算法还有多少意义?我们可以看到,算法的复杂性日益增加,但性能的提高却接近边缘。 是什么还在要求更高的压缩速率?还有被我们遗忘的地方吗?还有什么应用让我们继续追求更精妙的压缩算法
应用循环移位矩阵设计LDPC码译码器
通过对DVB-S2和WiMAX等标准中的实用LDPC码的分析,导出了其共同的基于循环移位矩阵的校验阵结
构;设计了一种基于循环移位矩阵的LDPC码译码器,该译码器拥有每行块(列块)逐块、逐行块(列块)的半并行译码机
制、通用的外信息存储单元和串行运算单元,可以用相同的结构实现不同码率的各种LDPC码. 采用该结构在Altera
EP2S60芯片上实现了码长为8 064、比特码率为7/8, 6
光电快速以太网转换器AL210
AL210是ALLAYER公司设计的用于在100Mbit/s光纤与双绞线之间进行快速以太网转换的芯片,利用它可以实现光纤和双绞线之间信息的相互转换,以提高网络速度。文中介绍了AL210的特点、功能及其