Mb

共 623 篇文章
Mb 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 623 篇文章,持续更新中。

MB.rep

资料->【B】电子技术->【B2】电路设计->【1】电路设计->【POWERPCB】->PowerPCB 2007常用功能与应用实例精讲->附赠设计实例->CAM->MB.rep

高速SCSI硬盘存储在单片机系统中

目前的高速数据采集存储系统,常见的是微机和采集卡组合的形式.脱离微机平台,在单片机控制下实时将高速数据存入SCSI(Sma11ComputerSystemInterface,SCSI)硬盘,在成本、速率和体积方面具有明显的优势.文章给出了具体的系统实现方案和硬件设计方法.实验结果表明,系统的持续存盘速率最低46.51MB/s,最高达到68.96MB/s.

高速SCSI硬盘存储在单片机系统中的

目前的高速数据采集存储系统,常见的是微机和采集卡组合的形式.脱离微机平台,在单片机控制下实时将高速数据存入SCSI(Sma11ComputerSystemInterface,SCSI)硬盘,在成本、速率和体积方面具有明显的优势.文章给出了具体的系统实现方案和硬件设计方法.实验结果表明,系统的持续存盘速率最低46.51MB/s,最高达到68.96MB/s.

MB型同步发电机ZnO快速灭磁及转子过电压保护装置

·MB型同步发电机ZnO快速灭磁及转子过电压保护装置

基于FPGA的嵌入式三态以太网设计

提出了一种基于FPGA 实现嵌入式三态(10MB/100MB/1 000MB)以太网的设计方案,分别从硬件和软件方面介绍了使用FPGA 进行嵌入式系统设计的方法,编写了一个控制系统进行10MB/100MB/1 000MB 自切换程序,并在工程中得以实现。

MB1504

MB1504全自动锁相环振荡器,频率合成器 调频信号

DSP在USB接口中的应用

·摘要:  本文介绍了一种由DSP控制UTMI构成的USB设备通用接口,电路设计简单,配置灵活,设备的USB端口设置可由修改固件而改变,能适用于大部分专用的USB高端设备.详细地叙述了UTMI电路设计以及USB设备的连接检测与传输速度握手过程的固件编程,以及DSP固件编程基本思路.本电路的传输速度达到50MB/S,基本达到USB 2.0的速度极限.  

CAN232/485MB智能协议转换器选型

CAN232MB/485MB智能协议转换器产品选型指南

基于TMS320F2812的CAN总线通信研究

· 摘要:  CAN总线是一种串行通讯协议,适用于分布式控制系统的底层网络通信.由于标准的cAN协议为同一节点的信息分配固定的优先级,网络控制的实时性得不到保证.本文提出了一种利用TMS320F2812的增强型CAN模块实现网络监控的方法,通过标志符为CAN总线提供不同的优先级,在确保网络控制实时性的同时兼顾了CAN总线利用率,取得了较好的效果.在波特率高达1 Mb/s的条件下

大容量闪存芯片与DSP接口设计

· 摘要:  K9K2G08UOM是三星公司的大容量闪存芯片,它的单片容量高达256MB.文中介绍了K9K2G08U0M的特性和使用方法,重点说明了与TI的TMS320F2812的硬件接口和软件编程.  

旺宏产品选型指南

旺宏电子—创新型非易失半导体存储器解决方案的领导者,是世界上ROM和串行NOR Flash产品的最大供应商,同时也 生产并行NOR Flash和安全Flash,为用户提供了低价格、高性能和高可靠性的Flash产品。 并行NOR Flash有多种电压可选,容量从4Mb到512Mb不等,每种型号都有多种封装可选。此外,针对4Mb和8Mb的产 品,旺宏电子还提供了4mm×6mm的BGA封装,非常适

CY7C09449在DSP与PCI总线接口中的应用

· 摘要:  目的研究PCI总线控制器CY7C09449在DSP与PCI总线接口中的使用方法.方法介绍CY7C09449的功能及使用,并给出一个实际应用的系统.结果采用CY7C09449实现了PCI总线与DSP之间的数据传输,实测数据传输的峰值速率为65 Mb/s.结论 CY7C09449可以方便地实现与DSP的连接,外围电路简单.  

at89c2051

推荐:MB15A02中文资料,pdf (串行输入PLL集成频率合成器)( http://dl.21ic.com/download/mb15a02-pdf-pll--ic-15251.html )

TCPIP技术大全--3/3

详细的TCPIP技术大全,共3个文件,30MB

TCPIP技术大全--2/3

详细的TCPIP技术大全,共3个文件,30MB

TCPIP技术大全--1/3

详细的TCPIP技术大全,共3个文件,30MB

基于ARM和FPGA的并行信号处理系统接口板设计

·摘要:  介绍了一种并行信号处理系统接口板的完整设计方案,着重描述了板内各部件之间的互连设计,提出了一种ARM与DSP高速互连的设计方法.设计采用共享总线的结构,利用DSP Cluster Bus为SDRAM,2块FPGA和DSP之间高速大块数据交换提供了通道.利用成熟的CPCI总线,板卡提供了高达90MB/s的主机访问DSP速度.此外,板卡还提供了适合短距离通讯的LINK口和远距离高

LM7MB52B(TV801A)主板位号图V1.0

手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸手机图纸

μC OS-II 在MB90543 上的移植

嵌入式系统不断向智能化、网络化的方向发展。嵌入式系统的软件变得越来越复杂, 用汇编语言在硬件上直接进行软件开发已不适合应用发展的要求。应用实时多任务操作系统作为嵌入式设计的基础和开发平台将成为嵌入式应

μC/OS-II在MB90543上的移植

嵌入式系统不断向智能化、网络化的方向发展。嵌入式系统的软件变得越来越复杂, 用汇编语言在硬件上直接进行软件开发已不适合应用发展的要求。应用实时多任务操作系统作为嵌入式设计的基础和开发平台将成为嵌入式应