MSP430F5438A时钟

共 29 篇文章
MSP430F5438A时钟 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 29 篇文章,持续更新中。

实现UXGA解决方案的双通道AD9884A设计准则

<div> 借助AD9884A,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img al

时钟应用中的直接数字频率合成器

<p> 直接数字式频率合成器(DDS)&mdash;DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/319641-120201161439457.jpg" style="width: 448p

了解ADF7021的AFC环路并为实现最小前同步码长度而进行优化

<div> 无线电通信网络中的远程收发器使用自己的独立时钟源。因此,这些收发器容易产生频率误差。当发射机启动通信链路时,关联的接收机需要在数据包的前同步码阶段校正这些误差,以确保正确的解调<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130R21619121G.jpg" />

基于MPC92433的高频时钟电路的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号

MSP430模数转换模块--ADC12

MSP430的各种调好的模块,串口,模数转换,时钟,定时器、低功耗、看门狗、PWM等

实现UXGA解决方案的双通道AD9981设计准则

<div> 借助AD9981,利用一种双芯片&ldquo;乒乓&rdquo;配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br /> <img alt=""

时钟切换电路英文资料.

With more and more multi-frequency clocks being used in today&#39;s chips, especially in the communications field, it is often necessary to switch the source of a clock line while the chip is running.

时钟及定时指南-德州仪器

时钟及定时指南-德州仪器<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-13031915203WE.jpg" style="width: 484px; height: 566px; " /><br />

脉冲波形的产生和整形

<p> 脉冲波形的产生和整形:介绍矩形脉冲波形的产生和整形电路。<br /> 在脉冲整形电路中。介绍了最常用的两类整形电路&mdash;&mdash;施密特触发器和单稳态触发器电路。在本章的最后,讨论了广为应用的555定时器和用它构成施密特触发器、单稳态触发器和多谐振荡器的方法。<br /> 7.1单稳态触发器<br /> 单稳态触发器的工作特性具有如下的显著特点;<br /> 第一,它